Mentor新的Analog FastSPICE eXTreme 技术提高10倍验证性能

Mentor新的Analog FastSPICE eXTreme 技术提高10倍验证性能,第1张

·Mentor Analog FastSPICE 平台提供的创新功能可大幅加速对大型布线后模拟设计的纳米级验证

Mentor, a Siemens business 近日宣布其 Analog FastSPICE 平台取得重大进展,引入为大型布线后(post-layout)模拟设计而设的 Analog FastSPICE eXTreme 革命性技术,极大地提升仿真性能,同时有助于保持纳米级模拟验证所需的晶圆代工厂认证精度。

Analog FastSPICE eXTreme 对于寄生复杂性高且接触电阻大的模拟设计而言尤其重要。随着工艺尺寸的不断缩小,上述问题正日益严重。根据最初的客户基准比较结果,与 Mentor 前一代 Analog FastSPICE 产品相比,新技术的仿真性能提高了 10 倍,与精度设置类似的市售解决方案相比提高了 3 倍。

Silicon CreaTIons 执行副总裁 Randy Caplan 表示:“我们致力于提供世界一流的芯片 IP,用于高性能时钟(例如 PLL)和低功耗/高速数据接口(例如 SerDes),大多数先进芯片级系统都采用了我们的设计,因此我们需要支持最新的 3nm FinFET 工艺,当务之急是能够快速、准确地模拟 FinFET 设计,以满足我们紧迫的日程安排。我们通过多个大型布线后设计参与了 Analog FastSPICE eXTreme 技术的早期测试计划,结果显示该技术在保持 SPICE 级精度的同时将速度提高了 10 倍。我们期待使用 Analog FastSPICE 来验证我们的完全抽取设计,在满足高性能和高良率的目标同时可以一次性完成芯片设计。”

Mentor Analog FastSPICE 平台可为纳米模拟、射频RF)、混合信号、存储器和定制数字电路提供快速的电路验证。该平台已经通过了晶圆厂 5nm 的工艺认证,被全球诸多最成功的模拟集成电路设计所信赖与应用,其提供纳米级 SPICE 精度的速度比并行 SPICE 仿真器快两倍。

Analog FastSPICE 客户现在可以免费使用新的 Analog FastSPICE eXTreme 技术,以此为其大型布线后模拟设计带来更多的性能优势。Analog FastSPICE eXTreme 采用创新的电阻电容(RC)电路约减算法,显著改进 Analog FastSPICE 核心 SPICE 矩阵解法的性能,此外还包含全面的综合性器件噪声分析功能,能够支持芯片级精度的仿真。

Analog FastSPICE eXTreme 是 Mentor Symphony 混合信号平台的补充,该平台利用 Analog FastSPICE 电路模拟器,并通过业界标准 HDL 仿真器提供快速准确的混合信号验证。Symphony 平台为复杂纳米级混合信号 IC 的验证提供直观易用的使用模式,具有强大的调试功能和配置支持。

“随着模拟、混合信号和 RF 设计向新纳米节点的持续深入发展,全球的设计人员都在期待电路仿真性能可以在实现显著提升的同时又不影响先进节点的精度。”Mentor IC 验证解决方案高级副总裁 Ravi Subramanian 博士表示,“在克服先进节点的每个挑战过程中,我们的电路仿真研发团队一直坚持创新,Analog FastSPICE eXTreme 将作为一个重要里程碑,开启我们技术演进的下一个篇章。”

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2514542.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存