Xeon+FPGA的组合将带来高内存的扩展能力

Xeon+FPGA的组合将带来高内存的扩展能力,第1张

(文章来源:半导体投资联盟)

内存无论是DDR还是傲腾,通过在至强处理器与FPGA之间共享存储,在共享过程中就不用进行数据迁移或拷贝,因数据迁移和拷贝会带来高成本,同时也会降低系统的性能。从新的内存金字塔层级来看,不同类型的内存包括存储、持久性内存以及标准化内存,StraTIx 10 DX则可提高塔尖高层级内存性能,如傲腾和DRAM

针对不同应用性能的优化,Patrick Dorsey列出了具体数字:在边缘计算应用中,StraTIx 10 DX在拥有UPI之后,比仅使用PCIe的响应速度快37%。而在网络应用中,因支持PCIe Gen4,带宽比前一代PCIe Gen3扩大了两倍,使得数据处理更为快速,同时也拥有以太网功能。而在数据中心方面,通过英特尔的异构即Xeon+FPGA计算,加之PCIe Gen4与UPI的互联,总带宽可提升2.6倍。

虽然英特尔已宣布退出5G基带业务,但仍专注于基础设施。对于正式商用的5G,StraTIx 10 DX也大有可为。Patrick Dorsey介绍:“StraTIx 10 DX可应用于5G基站,其好处体现在低时延,尤其是当5G走向数据中心、在vRAN方面应用时配合至强处理器,可进行诸多网络功能的加速。”

目前新款FPGA与至强处理器通过UPI互连,Patrick Dorsey在谈及未来封装一体化问题提及,多样化的FPGA可使得客户进行灵活的配置和优化,集成封装还非必须。

而祭出的Stratix 10 DX FPGA还只是一个发韧,对于FPGA英特尔的完整路线图已然浮出水面, Agilex FPGA系列也已出货,明年量产。据悉,英特尔Agilex FPGA系列几乎集成了英特尔现阶段所有的技术和创新优势,包括架构、封装、工艺、开发工具以及通过eASIC技术实现降低功耗的快速方式。

Patrick Dorsey着重说,Agilex采用英特尔的10nm工艺,可对标业界的7nm水平。并且,Agilex将支持下一代UPI,即基于CXL的开放标准接口,同时还将支持第五代PCIe,其他创新还包括第二代HyperFlex架构、DSP创新等。他还强调,目前UPI只可搭配至强处理器使用,未来CXL将是公开的,可适配任何处理器。而从UPI过渡到CXL,只需对硬件接口和一些软件进行更新。最重要的是开发者已可使用UPI进行应用开发,客户也可向CLX进行无缝转移以及迭代。

放眼FPGA领域的两大巨头,在数字时代做出了殊途同归的选择,英特尔的异构平台显然是其重要筹码。Patrick Dorsey最后指出,仅仅拥有四种架构是不够的,为保证客户能够充分利用异构的优势,英特尔一方面面向开发者提供产品路线图以及one-API统一应用开发接口等,另一方面针对端到端的硬件部署与客户展开密切合作。

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2527034.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存