美高森美公司(Microsemi CorporaTIon)成为首家针对RISC-V设计提供全面软件工具链和知识产权(IP)内核的可编程逻辑器件(FPGA)供应商。其RV32IM RISC-V内核适用于美高森美 IGLOO2 FPGA、 SmartFusion2系统级芯片(SoC) FPGA或RTG4 FPGA,具备运行于Linux平台并基于Eclipse的SoftConsole集成开发环境(IDE)和Libero SoC设计套件,提供全面的设计支持。
美高森美与SiFive合作开发的RV32IM RISC-V新内核使客户能够利用开放式指令集架构(ISA)进行设计,通过许可的BSD授权,实现全面的移植性和更安全的处理器架构。RISC-V是全新ISA,现在是RISC-V FoundaTIon监管的标准开放式架构。RISC-V提供引人注目的软件处理器解决方案,适用于美高森美的低功耗、可靠、安全的FPGA。RV32IM RISC-V内核为嵌入式设计人员打开了新一代创新之门。现在,工程师可以依赖开放的ISA,不需要受制于单一供应商,并可利用开放源工具和硬件。以前从未有任何处理器能够让设计人员对其设计进行检查、修改、改写、合作,及将他们的设计迁移到最适合其产品的最佳平台。美高森美具有安全性、嵌入式闪存的低功耗FPGA是最适合这种新范例的理想选择。
美高森美SoC 产品集团软件和系统工程高级总监Venki Narayanan 称: “我们的 IGLOO2、SmartFusion2和RTG4器件是构建RISC-V内核的理想FPGA,我们降低的功耗高达50%,并为客户IP提供经过证明的安全性。RISC-V非常适合用于针对安全性、信任和可靠性来重新开始构建处理器能力,这些都是美高森美解决方案的核心。我们将通过进一步在此架构上进行投资,确保客户拥有长期路线图的支持,从而继续巩固我们在此技术领域的领先地位。”
现在,寻求开发定制器件的客户可以将其设计集成到美高森美的FPGA内,让其解决方案更快地推出市场。美高森美的IGLOO2 FPGA、SmartFusion2 SoC FPGA或RTG4 FPGA与其Libero SoC设计套件组合,为针对多种嵌入式应用的RISC-V内核建立了理想的平台,而且其尺寸和功耗使得其非常容易实施。美高森美安全的低功耗FPGA系列为客户提供了有效的架构,让其可以保护其IP,并确保其设计在工业、国防、安全和医疗市场可以获得长期支持。Libero SoC设计套件让设计人员能够实现其设计,并高效地利用FPGA逻辑单元(LE),得到经济高效的解决方案。基于Eclipse的SoftConsole IDE在Linux上运行,使用户能够编译和调试其源代码。这个IP内核和软件平台是首款适用于FPGA的全面RISC-V解决方案。
由于可提供寄存器传输级(RTL)源代码用于检查,这款RV32IM RISC-V新内核十分适合应用于安全和安保等应用。例如,客户自己可以验证处理器的安全,这是采用其它封闭式架构的处理器时不可能做到的。在安全性很关键的应用中,客户可以运行几个RISC-V内核,当其中一个出现故障时,确保还有冗余的内核接替工作。
RISC-V FoundaTIon执行总监Rick O‘Connor称:“ 我们非常高兴美高森美为其 IGLOO2、SmartFusion2和RTG4 FPGA发布RISC-V知识产权内核。该公司基于Linux的全面工具链将使得范围广泛的客户能够在美高森美的FPGA器件中开发RISC-V内核。我高度称赞美高森美在推出这种全面的RISC-V平台的领先地位,我们基金会期待与其合作,一起探索未来的发展。”
美高森美早期参与了RISC-V FoundaTIon的创建,从而在新标准和生态系统中建立了领导地位,现时并正在与非盈利组织密切合作,确保ISA成为广泛计算设备的工业标准。美高森美SoC业务部门产品架构和规划负责人Ted Speers于2016年7月被任命为RISC-V Foundation的首届董事会成员,而SoC FPGA营销总监Ted Marena最近亦获选为RISC-V营销委员会副主席。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)