gpifiidesigner怎么编译

gpifiidesigner怎么编译,第1张

1、建工程。直接在CypressSuppliedInterfaces栏目中选择。

2、InterfaceCustomization、查看StateMachine由于建立工程时使用的是官方提供的接口模板,所以这一栏很多参数已经把帮你定义好了,现在可以调整的选项不多。如果想做其他设置,可以File>SaveProjectasEditable。这样,可以将该项目保存为新一个名称,重新打开这个新名称,从而可以对新保存的项目进行更改。

3、buildproject+生成img文件,build之后文件夹的状态,生成了一个.h文件,接着在C:\ProgramFiles(x86)\Cypress\EZ-USBFX3SDK\1.3\firmware\slavefifo_examples下复制文件夹slfifosync到自己的文件夹去,然后将刚刚生成的.h文件覆盖到slfifosync文件夹中去,紧接着在SDK开发包中找到ezUsbSuite.exe,再打开SDK开发包中的ezUSBSuite.exe,并且导入slfifosync文件,finish确认导入,然后buildproject,可以看到编译之后产生了img文件,用于烧录到FX3中。

Xilinx硬件参考http://download.csdn.net/detail/chadish/3719889

altera硬件参考http://download.csdn.net/detail/chadish/4532517

slave在这里是从属的意思,FIFO是68013内部的缓存器, slave fifo 的意思是68013内部的FIFO是由外部的逻辑电路控制的,而不是68013自己控制。(换句话说:此时的68013内部FIFO是由外部电路说了算,自己说了不算,这样看起来就像下属,奴隶一样,听从上级(外部电路)的命令)。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/yw/11444403.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-16
下一篇 2023-05-16

发表评论

登录后才能评论

评论列表(0条)

保存