cadence里,自己画的原理图封装怎么添加到元器件中?怎么样指定封装路径,直接输入封装名字的好像不行。

cadence里,自己画的原理图封装怎么添加到元器件中?怎么样指定封装路径,直接输入封装名字的好像不行。,第1张

1、首先打开Cadence原理设计工具Capture CIS,新建原理图工程文件。

2、建好原理图工程文件后,点击Place part(P)工具。

3、在Place part工具栏里面点击Libraries下方的Add Library,或者直接按快捷键Alt+A,打开Browse File窗口。

4、在Browse File窗口找到并打开元器件原理图库,根据自己需求选择对应的元器件原理图库,常用的电容、电阻、电感等元器件在Discrete.olb库内选中后点击打开。

5、打开元器件库后,在Part下的框内输入元器件关键字母搜索元件,比如电容是C或者Cap,电阻是R,找到元器件后双击元器件即可调用元器件。

6、双击元器件后鼠标移动到原理图纸内鼠标左键单击一下元器件就放入原理图纸中了。

1、建立一个project,“file”--“new”--“project”--“pcb project”,建立好project后保存下,名称为xxx.PrjPCB。

2、将你修改的原理图和别人画的PCB添加至整个project中。鼠标选择“xxx.PrjPCB”,右键,选择“add existing to project”,选择你修改的原理图和那个PCB。

3、生成网表;“design”--“netlist for project”--“protel”。再执行“design”--“netlist for document”--“protel”。

4、根据原理图更新PCB,“design”--“update PCB document xxx.PrjPCB”,进入对话框后,点击“execute change”,就可以了。

5、更新后,将原有的无用的PCB布线去掉,将自己修改的部分元器件布局,布线即可。可以保留之前的布线。

对于Altera公司的FPGA来说,貌似都提供了现成的olb文件(这说明Altera在客户维持方面做得挺贴心的),但经过仔细调研,发现Xilinx并不提供现成的的FPGA 原理图库。由于现在FPGA管脚数越来越多(多的达1000个以上),一个一个地输入管脚名,简直是噩梦。而且,即使你很勤劳地把所有管脚都输入,也难保其中不会出错。 所以,到勾狗上勾了两天,加上自己摸索,终于找到了一种相对来说比较便捷的方法。第1步:当然是到Xilinx的官网上下载所谓pin out 文件。比如说我下载了一个virtex2_pkgs_zip.zip文件, 包含了V-II的所有型号FPGA的pin list。例如其中的2v500fg256就是我想要的。第2步:打开2v500fg256.txt,会看到其中的 Package Name 、Bank name,IO Type这三列信息很有用。 新建一个excel表格,导入数据(文本文档格式),将2v500fg256.txt导入。 第3步:在capture中,选择file->new->library。第4步:单击新建的library,选择new part from spread sheet. 你将会看到一个原理图管脚分配表第5步:将excel中的相关列的信息粘贴到该表中。 到了这一步,就OK了。剩下的,就是一些小修小补的事情,原理图库就建好了。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/bake/11664211.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-17
下一篇 2023-05-17

发表评论

登录后才能评论

评论列表(0条)

保存