quartus多个时钟脉冲输入可以功用一个管脚吗

quartus多个时钟脉冲输入可以功用一个管脚吗,第1张

74LS74是个双D触发器,把其中的一个D触发器的Q非输出端接到D输入端,时钟信号输入端CLOCK接时钟输入信号,这样每来一次CLOCK脉冲,D触发器的状态就会翻转一次,每两次CLOCK脉冲就会使D触发器输出一个完整的正方波,这就实现了2分频。把同一片74LS74上的两路D触发器串联起来,其中一个D触发器的输出作为另一个D触发器的时钟信号,还可以实现4分频。

这个对话框跟时钟或复位的设置添加没有关系,对话框中已经说得很明白了,有两种可能:一种是没有在Quartus->Option->General->EDA Tool Option中添加Modelsim的路径,通常是x:\altera\13.0\modelsim_ase\win32aloem(x是安装盘符,以13.0版本为例),没有设置这个路径,quartus就找不到modesim可执行文件进行脚本命令执行仿真,另一种是quartus启动modelsim仿真前,已经打开了一个Modelsim窗口,不可以通过quartus同时开启两个modelsim窗口,希望能够帮得上,采纳一下吧

你应该是初学者

时钟信号就是个简单的input,之所以称为是时钟信号因为你外部会把晶振输出接到这个因脚上;

当然FPGA有专用的时钟引脚,驱动能力大,你可以用也可以不用

不知道这样说你能否明白


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/bake/7938820.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-04-11
下一篇 2023-04-11

发表评论

登录后才能评论

评论列表(0条)

保存