为什么要建立SMT实验室

为什么要建立SMT实验室,第1张

一:什么是SMT?

SMT概述SMT是Surface Mount Technology的缩写形式,译成表面安装技术。美国是SMT 的发明地,1963年世界出现第一只表面贴装元器件和飞利蒲公司推出第一块表面贴装集成电路以来,SMT已由初期主要应用在军事,航空,航天等尖端产品和投资类产品逐渐广泛应用到计算机,通讯,军事,工业自动化,消费类电子产品等各行各业。SMT发展非常迅猛。进入80年代SMT技术已成为国际上最热门的新一代电子组装技术,被誉为电子组装技术一次革命。2:SMT组成:主要由表面贴装元器件(SMC/SMD),贴装技术,贴装设备三部分。2.1:表面贴装元器件(SMC/SMD)2.1.1:表面贴装元器件(SMC/SMD)说明:SMC: Surface mount components,主要是指一些有源的表面贴装元件;SMD: surface mount device,主要是指一些无源的表面贴装元件;2.1.2:SMC/SMD的发展趋势(1):SMC――片式元件向小、薄型发展。其尺寸从1206(32mm*16mm)向0805(20mm*125mm)-0603(16mm*08mm)-0402(10mm*05mm)-0201(06mm*03mm)发展。(2)SMD――表面组装器件向小型、薄型和窄引脚间距发展。引脚中心距从127向0635mm-05mm-04mm及03mm发展。(3)出现了新的封装形式BGA(球栅阵列,ball grid arrag)、CSP(UBGA)和FILP CHIP(倒装芯片)。由于QFP(四边扁平封装器件受SMT工艺的限制,03mm的引脚间距已经是极限值。而BGA的引脚是球形的,均匀地分布在芯片的底部。BGA和QFP相比最突出的优点首先是I/O数的封装面积比高,节省了PCB面积,提高了组装密度。其次是引脚间距较大,有15mm、127mm和100mm,组装难度下降,加工窗口更大。例:31mm 31mmR BGA 引脚间距为15mm时,有400个焊球(I/O);引脚间距为10mm时,有900个焊球(I/O)。同样是31mm*31mm的QFP-208,引脚间距为05mm时,只有208条引脚。 BGA无论在性能和价格上都有竞争力,已经在高(I/O)数的器件封装中起主导作用。 (4)窄间距技术(FPT)是SMT发展的必然趋势 FPT是指将引脚间距在0635-03mm之间的SMD和长*宽小于等于16mm*08mm的SMC组装在PCB上的技术。由于计算机、通信、航空航天等电子技术飞速展,促使半导体集成电路的集成度越来越高,SMC越来越小,SMD的引脚间距也越来越窄。目前,0635mm和05mm引脚间距的QFP已成为工业和军用电子装备中的通信器件。2.2:SMT贴装技术介绍:221:SMT组装工艺类型:单面/双面表面贴装、单面混合贴装、双面混合贴装。222: 焊接方式分类:波峰焊接--插装件(DIP)的焊接和部分贴片(SMC/SMD)的焊接。再流焊接--加热方式有红外线、红外加热风组合、全热风加热等。223:印制电路板:基板材料--玻璃纤维、陶瓷、金属板。电路板设计--图形设计、布线、间隙设定、拼版、SDM焊盘设计和布局、2.2:SMT贴装设备: 丝印机、点胶机、贴片机、回流焊、波峰焊、检测系统、维修系统

二:SMT的特点和目前的发展动态

SMT的特点:1.1组装密度高、电子产品体积小、重量轻,贴片元件的体积和重量只有传统插装元件的1/10左右,一般采用SMT之后,电子产品体积缩小40%~60%,重量减轻60%~80%。 12 可靠性高、抗振能力强。焊点缺陷率低。 13 高频特性好。减少了电磁和射频干扰。 14 易于实现自动化,提高生产效率。 15 降低成本达30%~50%。节省材料、能源、设备、人力、时间等。2、SMT的发展动态:SMT(表面组装技术)是新一代电子组装技术。经过20世纪80年代和90年代的迅速发展,已进入成熟期。SMT已经成为一个涉及面广,内容丰富,跨多学科的综合性高新技术。最新几年,SMT又进入一个新的发展高潮,已经成为电子组装技术的主流。 SMT是无需对印制板钻插装孔,直接将处式元器件或适合于表面组装的微型元件器贴、焊到印制或其他基板表面规定位置上的装联技术。 由于各种片式元器件的几何尺寸和占空间体积比插装元器件小得多,这种组装形式具有结构紧凑、体积小、耐振动、抗冲击、高频特性好和生产效率高等优点。采用双面贴装时,组装密度的5倍以左右,从而使印制板面积节约了60%-70%,重量减轻90%以上。 SMT在投资类电子产品、军事装备领域、计算机、通信设备、彩电调谐器、录像机、数码相机、摄像机、数码摄象机、袖珍式高档多波段收音机、随身听、MP3、传呼机和手机等几乎所有的电子产品生产中都得到广泛应用。SMT是电子装联技术的主要发展方向,已成为世界电子整机组装技术的主流。 SMT是从厚、薄膜混合电路演变发展而来的。 美国是世界上SMD和SMT最早起源的国家,并一直重视在投资类电子产品和军事装备领域发挥SMT高组装密度和高可靠性能方面的优势,具有很高的水平。 日本在70年代从美国引进SMD和SMT应用在消费类电子产品领域,并投入世资大力加强基础材料、基础技术和推广应用方面的开发研究工作,从80年代中后期起加速了SMT在产业电子设备领域中的全面推广应用,仅用四年时间使SMT在计算机和通信设备中的应用数量增长了近30%,在传真机中增长40%,使日本很快超过了美国,在SMT方面处于世界领先地位。 欧洲各国SMT的起步较晚,但他们重视发展并有较好的工业基础,发展速度也很快,其发展水平和整机中SMC/SMD的使用效率仅次于日本和美国。80年代以来,新加坡、韩国、香港和台湾省亚洲四小龙不惜投入巨资,纷纷引进先进技术,使SMT获得较快的发展。 据飞利浦公司预测,到2010年全球范围插装元器件的使用率将由目前和40%下降到10%,反之,SMC/SMD将从60%上升到90%左右。 我国SMT的应用起步于80年代初期,最初从美、日等国成套引进了SMT生产线用于彩电调谐器生产。随后应用于录像机、摄像机及袖珍式高档多波段收音机、随身听等生产中,近几年在计算机、通信设备、航空航天电子产品中也逐渐得到应用。 据2000年不完全统计,我国约有40多家企业从事SMC/SMD的生产,全国约有300多家引进了SMT生产线,不同程度的采用了SMT。全国已引进5000-7000台贴装机。随着改革开放的深入以及加入WTO,近两年一些美、日、新加坡、台商已将SMT加工厂搬到了中国,仅2001-2002一年就引进了4000余台贴装机。我国将成为SMT世界加工厂的基地。我国SMT发展前景是非常广阔的。 SMT总的发展趋势是:元器件越来越小、组装密度越来越高、组装难度也越来越大。最近几年SMT又进入一个新的发展高潮。为了进一步适应电子设备向短、小、轻、薄方向发展,出现了0210(06mm*03mm)的CHIP元年、BGA、CSP、FLIP、CHIP、复合化片式元件等新型封装元器件。由于BGA等元器件技术的发展,非ODS清洗和无铅焊料的出现,引起了SMT设备、焊接材料、贴装和焊接工艺的变化,推动电子组装技术向更高阶段发展。SMT发展速度之快,的确令人惊讶,可以说,每年、每月、每天都有变化。

三、为什么要学习使用表面贴装技术(SMT)?

为什么要用表面贴装技术(SMT)?11: 电子产品追求小型化,以前使用的穿孔插件元件已无法缩小 。12: 电子产品功能更完整,所采用的集成电路(IC)已无穿孔元件,特别是大规模、高集成IC,不得不采用表面贴片元件。13: 产品批量化,生产自动化,厂方要以低成本高产量,出产优质产品以迎合顾客需求及加强市场竞争力 。 14: 电子元件的发展,集成电路(IC)的开发,半导体材料的多元应用 5 电子科技革命势在必行,追逐国际潮流 。2、SMT:电子制造技术关键制造技术是产品形成的关键,越来越引起企业界的高度重视。随着诸多跨国公司的大量涌入,我国已成为电子制造业的巨人。SMT作为电子制造业最先进的技术,其发展也越来越受到人们的关注。3、中国SMT最需要SMT的专业人才中国的电子生产工业,在改革开放后的发展可谓神速 。作为电子生产技术主角的表面贴装技术SMT,也相应得到高速的发展。这种现象主要是由两种因素造成的,一是国内本身的改革需求,另一是国内庞大市场对外国的吸引力。刚刚进行改革的中国电子生产工业,不论在资金或技术上,都得依赖外国。外国资金和技术的引进,不会是没有代价的。一方面、技术和资金的引进,会使我们国家SMT的发展从一穷二百走向目前的欣欣向荣。但另一方面,我们国家自己电子工业的发展,不能仅仅靠着别人的技术,如果那样,我们的发展是先天不足的,是没有可持续发展能力的。所以对一个国家来说,这种以依靠外来协助为主的做法,只能是在发展的过渡时期使用,长远来说还是必须学会自己的一套能力。 以目前中国SMT工业界的情况,若要朝着提高竞争力,甚至只是维持竞争力的方向走,什么是最需要的呢? 国内所缺乏的,最主要是资金和人才两大方面。资金的来源,一来自国内(通过生产积累),二来自国外投资。而决定我们国家电子行业稳健的、可持续的发展则要看我们SMT的专业人才了,SMT技术的开发人才、SMT技术的应用人才、SMT的专业技术人才才是我们目前电子行业发展的瓶颈之一。这对我们目前培养人才的高校来说,培养高科技的SMT人才、适应市场上人才的需求发展,是刻不容缓的责任和义务。4、SMT的应用越来越广SMT与我们日常生活息息相关,我们使用的计算机﹑手机﹑MP3﹑打印机﹑复印机﹑掌上电脑﹑快译通﹑电子记事本﹑DVD﹑VCD﹑CD﹑随身听﹑摄象机﹑传真机﹑微波炉﹑高清晰度电视﹑数码照相机﹑IC卡,还有许多集成化程度高﹑体积小﹑功能强的高科技控制系统,都是采用SMT生产制造出来的,可以说如果没有SMT做基础,很难想象我们能使用上这些使生活丰富多采的商品。

四:高校建立SMT实验室的必要性和紧迫性!

在近十年内,发展最快的行业莫过于电子行业了,一次又一次的技术革新推动了电子行业的飞速发展。直至今日,电子产品已经遍及我们生活、生产、工作的每一个角落。从事电子行业的人也越来越多,于是,就造就了很多的硬件工程师、软件工程师、技术工艺师等等专业性很强的技术人才。大中专院校也不断的向各类工厂、企业、研究所输送了大量的人才。多数学校都设立了电子类相关的众多专业,筹建了专业的电子实验室,渴望培养出更多的理论知识扎实,动手能力强的人才,进一步提高自己的就业率和影响力。现在,也有些学校开始筹建SMT实验室,那么,究竟学校有没有必要投资筹建这样的类似于生产厂房的实验室呢?这又有什么样的意义呢?学校培养的电子方面的人才既然是要进入电子行业,无论是做研究还是做生产,他都必须服从生产的实际能力和生产的实际需求,符合目前国家SMT行业发展的大的方向的需求。那么学校的培养也应该更接近实际生产,让学生了解生产过程和生产工艺,因此我们的大中专院校很有必要筹建起自己的SMT生产线,不能让学生仅仅是纸上谈兵,只有具备较强的理论知识,又有出色的动手能力的人才,才更适合社会的需求。我们在前面说过。首先,电子行业的发展一直是朝着高集成度、高可靠性和高智能性的方向发展。由于高集成的表面贴装元器件的大量采用,现在许多的电路板已经不像从前用烙铁和焊锡就可以进行焊接了,对许多高集成度的元件已经必须借助专用的设备和专用的工具来进行焊接,为了满足电子产品的大量生产,新的焊接技术和焊接工艺既SMT技术得到了飞速的发展。它是产生于电子产品的实际生产中,又影响和指导着电子产品的生产。所有的电子工厂都需要大量的生产工艺技术人员和熟悉生产工艺的设计人员、研发人员。那么学校就应该培养出人才市场中缺少的人才,进一步提高学生的动手能力。这也是顺应了市场的需求。目前我们国内,很多实验室和实验课都停留在烙铁焊接的原始水平。其次,电子焊接工艺和技术也从很大的程度上制约了中国的电子行业的发展,如果让我们的电子技术赶上欧美日韩等国家,还需要大量的技术人员了解和熟悉SMT技术,在工作中不断探索,在务实中求得发展,从这个角度看。高校当然应该凭借自己雄厚的技术资本,成为推动中国电子行业可持续发展的先锋,也更应该人更多的学生了解和熟悉SMT技术,这也是国家和民族的需要。所以,高校筹建SMT实验室是有必要的。从目前的实际情况看,高校建立SMT实验室不仅是必要的,这种需求还很紧迫。现在,国内SMT行业的就业人才大部分都是毕业后再经过学习进入这个行业的,而且基本上是机电工程、机械设计、计算机、微电子等专业的学生。许多的教育专家指出,我们现在的教育体制已经不能和人才的需求紧密结合,同时,很多学生都是理论知识丰富,动手能力差。导致许多用人单位找不到合适的人才,许多的毕业生找不到合适的单位。许多高校毕业生就业的就业率逐年递减,许多专业人才过剩,现在甚至出现了许多的技校毕业生的就业率比很多高校毕业生的就业率还高的现象。这些问题都是大多数高校想尽快解决的难题。不少的学校已经开始根据人才需求调整专业,加大力度培养学生的动手能力。就SMT行业来说,已经有很多的大中专院校筹建了自己的实验室,开设了相关的课程。只有这样才能提高就业率、缓解就业压力、为众多的用人单位培养合适的人才。从这个角度考虑,在高校建立SMT实验室是具有迫切性的。我们相信,高校建立起SMT实验室将会为电子行业提供大量的更优秀的技术人才,必将会对中国的电子行业起到推动作用。中国电子行业的可持续发展就有了强有力的保障。

五:高校SMT实验室所需要的设备!

附录1:从1955年至今的封装形式介绍!!!微电子封装的基本类型约每15年变更一次,1955年起主要是TO型圆型金属封装,封装对象是晶体管和小规模集成电路,封装引线数为3--12线。 1965年起主要是双列直插封装(DIP),先是陶瓷的DIP后是塑料的DIP,引线脚数为6--64。 1980年出现了表面安装封装(SMT),主要封装形式是SOP、SOT、SOJ、PLCC、PQFP等。引线数为3--300。 1995年出现焊球阵列(BGA)和芯片尺寸封装(CSP),BGA的外引线为焊料球,排列在芯片的底部。CSP硅芯片面积和封装所占印制版面积之比大于80,外引线可以是引线框架的引线、焊料球或者是焊凸点。 目前已可以将焊凸点直接做在硅圆片的各个芯片上,然后在切割成独立的可以直接倒装焊的集成电路芯片。

附录二:高密度封装摘要:本文介绍了微电路的几种高密度封装,着重介绍当今最盛行的多芯片封装(MCP)、新的片内系统(SIP)及三维封装等,并指出这是一种实现片上系统的变通方法。关键词:封装;高密度;多芯片;三维

推动微电子技术不断创新飞速发展的原动力无疑是电子装置的小、轻、便携、可靠、便宜的永恒要求。历史与现实均证明:实现这些要求的技术手段,不容置疑地是以半导体集成包括设计、制造、封装、测试、装配等为核心的新技术、新材料、新工艺的不断发展,甚至是革命性的突破。 半导体集成技术已成为微电子的基础,是其最活跃最有生命力而令人兴奋不已的一个分支;与之相适应的,微电子封装亦成为一个日新月异、欣欣向荣的工业领域。 微电子封装走过一段不寻常的历史。可分为四个阶段:二十世纪七十年代的双列直插(DIP)、引线键合、在印制板上通孑L连接;八十年代的表面贴装(SMT);九十年代的焊球阵列(BGA),最近的壳内系统或系统封装(SIP)。从观念上也发生了革命性的变化。如今,已从过去的单纯的封装壳体(PACKAGE)概念,演变成与被封装体不可分割的一部分,即成为半导体器件性能的组成部分--"封装"已渗透到被封装体内(称之谓PACKAGING)。 试想,大约30多年前,一个64kb的磁芯存贮器约有两个冰箱大;而今256Mb的芯片只有拇指甲大小。早期一个25mm2的硅片上只有一个晶体管;今天一个17mm2的硅片上含有50M以上的晶体管电路。当初,12.7mm的陶瓷模块有16只引脚,只能封装一个上述的单晶体管及几个厚膜电阻器;现在多层陶瓷模块大致为5×645.16mm2以上,可包含3千万-五千万个晶体管芯片且有3000只以上的引脚。最早装配板为线绕的双板对,今天已超过30层可有几个板对。互连技术从最初的16引脚25mm间距的模块到今天的32mmBG/L模缺有1.27mm引脚间距及42mmCGAR有1.00mm间距,而CSP及微型BGA的引脚间距约是0.5mm。

第一步骤:制程设计
SMT加工组装制程,特别是针对微小间距元件,需要不断的监视制程,及有系统的检视。举例说明,在美国,焊锡接点品质标淮是依据
IPC-A-620及国家焊锡标淮 ANSI / J-STD-001。了解这些淮则及规范后,设计者才能研发出符合工业标淮需求的产品。
量产设计
量产设计包含了所有大量生产的制程、组装、可测性及可靠性,而且是以书面文件需求为起点。

一份完整且清晰的组装文件,对从设计到制造一系列转换而言,是绝对必要的也是成功的保证。其相关文件及CAD资料清单包括材料清单(BOM)、合格厂商名单、组装细节、特殊组装指引、PC板制造细节及磁片内含
Gerber资料或是 IPC-D-350程式。

在磁片上的CAD资料对开发测试及制程冶具,及编写自动化组装设备程式等有极大的帮助。其中包含了X-Y轴座标位置、测试需求、概要图形、线路图及测试点的X-Y座标。
PC板品质
从每一批货中或某特定的批号中,抽取一样品来测试其焊锡性。这PC板将先与制造厂所提供的产品资料及IPC上标定的品质规范相比对。接下来就是将锡膏印到焊垫上回焊,如果是使用有机的助焊剂,则需要再加以清洗以去除残留物。在评估焊点的品质的同时,也要一起评估PC板在经历回焊后外观及尺寸的反应。同样的检验方式也可应用在波峰焊锡的制程上。
组装制程发展
这一步骤包含了对每一机械动作,以肉眼及自动化视觉装置进行不间断的监控。举例说明,建议使用雷射来扫描每一PC板面上所印的锡膏体积。

在将样本放上SMT加工元件(SMD)
并经过回焊后,品管及工程人员需一一检视每元件接脚上的吃锡状况,每一成员都需要详细纪录被动元件及多脚数元件的对位状况。在经过波峰焊锡制程后,也需要在仔细检视焊锡的均匀性及判断出由于脚距或元件相距太近而有可能会使焊点产生缺陷的潜在位置。
细微脚距技术
细微脚距组装是一先进的构装及制造概念。元件密度及复杂度都远大于目前市场主流产品,若是要进入量产阶段,必须再修正一些参数后方可投入生产线。

举例说明,细微脚距元件的脚距为
0025“或是更小,可适用于标淮型及ASIC元件上。对这些元件而言其工业标淮有非常宽的容许误差,就(如图一)所示。正因为元件供应商彼此间的容许误差各有不同,所以焊垫尺寸必须要为此元件量身定制,或是进行再修改才能真正提高组装良率。
焊垫外型尺寸及间距一般是遵循
IPC-SM-782A的规范。然而,为了达到制程上的需求,有些焊垫的形状及尺寸会和这规范有些许的出入。对波峰焊锡而言其焊垫尺寸通常会稍微大一些,为的是能有比较多的助焊剂及焊锡。对于一些通常都保持在制程容许误差上下限附近的元件而言,适度的调整焊垫尺寸是有其必要的。
SMT加工元件放置方位的一致性
尽管将所有元件的放置方位,设计成一样不是完全必要的,但是对同一类型元件而言,其一致性将有助于提高组装及检视效率。对一复杂的板子而言有接脚的元件,通常都有相同的放置方位以节省时间。原因是因为放置元件的抓头通常都是固定一个方向的,必须要旋转板子才能改变放置方位。致于一般SMT加工元件则因为放置机的抓头能自由旋转,所以没有这方面的问题。但若是要过波峰焊锡炉,那元件就必须统一其方位以减少其暴露在锡流的时间。

一些有极性的元件的极性,其放置方向是早在整个线路设计时就已决定,制程工程师在了解其线路功能后,决定放置元件的先后次序可以提高组装效率,但是有一致的方向性或是相似的元件都是可以增进其效率的。若是能统一其放置方位,不仅在撰写放置元件程式的速度可以缩短,也同时可以减少错误的发生。
一致(和足够)的元件距离
全自动的SMT加工元件放置机一般而言是相当精确的,但设计者在尝试著提高元件密度的同时,往往会忽略掉量产时复杂性的问题。举例说明,当高的元件太靠近一微细脚距的元件时,不仅会阻挡了检视接脚焊点的视线也同时阻碍了重工或重工时所使用的工具。

波峰焊锡一般使用在比较低、矮的元件如二极体及电晶体等。小型元件如SOIC等也可使用在波峰焊锡上,但是要注意的是有些元件无法承受直接暴露在锡炉的高热下。

为了确保组装品质的一致性,元件间的距离一定要大到足够且均匀的暴露在锡炉中。为保证焊锡能接触到每一个接点,高的元件要和低、矮的元件,保持一定的距离以避免遮蔽效应。若是距离不足,也会妨碍到元件的检视和重工等工作。

工业界已发展出一套标淮应用在SMT加工元件。如果有可能,尽可能使用符合标淮的元件,如此可使设计者能建立一套标淮焊垫尺寸的资料库,使工程师也更能掌握制程上的问题。设计者可发现已有些国家建立了类似的标淮,元件的外观或许相似,但是其元件之引脚角度却因生产国家之不同而有所差异。举例说明,
SOIC元件供应者来自北美及欧洲者都能符合EIZ标淮,而日本产品则是以EIAJ为其外观设计淮则。要注意的是就算是符合EIAJ标淮,不同公司生产的元件其外观上也不完全相同。
为提高生产效率而设计
组装板子可以是相当简单,也可是非常复杂,全视元件的形态及密度来决定。一复杂的设计可以做成有效率的生产且减少困难度,但若是设计者没注意到制程细节的话,也会变得非常的困难的。组装计划必须一开始在设计的时候就考虑到。通常只要调整元件的位置及置放方位,就可以增加其量产性。若是一PC板尺寸很小,具不规则外形或有元件很靠近板边时,可以考虑以连板的形式来进行量产。
测试及修补
通常使用桌上小型测试工具来侦测元件或制程缺失是相当不淮确且费时的,测试方式必须在设计时就加以考虑进去。例如,如要使用ICT测试时就要考虑在线路上,设计一些探针能接触的测试点。测试系统内有事先写好的程式,可对每一元件的功能加以测试,可指出那一元件是故障或是放置错误,并可判别焊锡接点是否良好。在侦测错误上还应包含元件接点间的短路,及接脚和焊垫之间的空焊等现象。

若是测试探针无法接触到线路上每一共通的接点(common
junction)时,则要个别量测每一元件是无法办到的。特别是针对微细脚距的组装,更需要依赖自动化测试设备的探针,来量测所有线路上相通的点或元件间相联的线。若是无法这样做,那退而求其次致少也要通过功能测试才可以,不然只有等出货后顾客用坏了再说。

ICT测试是依不用产品制作不同的冶具及测试程式,若在设计时就考虑到测试的话,那产品将可以很容易的检测每一元件及接点的品质。(图二)所示为可以目视看到的焊锡接点不良。然而,锡量不足及非常小的短路则只有依赖电性测试来检查。
图二、焊点缺陷,以目视检测,包括因接脚共平面问题所造成的空焊及短路,自动测试机在发现肉眼无法检测出的缺陷时,是有其存在的必要的。
由于第一面及第二面的元件密度可能完全相同,所以传统所使用的测试方式可能无法侦测全部错误。尽管在高密度微细脚距的PC板上有小的导通孔(via)垫可供探针接触,但一般仍会希望加大此导通孔垫以供使用。
决定最有效率之组装
对所有的产品都提供相同的组装程序是不切实际的。对于不同元件、不同密度及复杂性的产品组装,至少会使用二种以上的组装过程。至于更困难的微细脚距元件组装,则需要使用不同的组装方式以确保效率及良率。

整个产品上元件密度的升高及高比率使用微细脚距元件都将使得组装(测试及检视)的困难度大幅提高。有些方式可供选择:SMT加工元件在单面或双面、SMT加工元件及微细脚距元件在单面或双面。

当制程复杂度升高时,费用也随之上升。举例说明,在设计微细脚距元件于一面或双面之前,设计者必须了解到此一制程的困难度及所需费用。另一件则是混载制程。PC板通常都是采用混载制程,也就是包含了穿孔元件在板子上。在一自动化生产线上,SMT加工元件是以回焊为主要方式,而有接脚的元件则是以波峰焊锡法为主。在这时有接脚的元件,就必须等回焊元件都上完后再进行组装。
回焊焊接
回焊焊接是使用锡、铅合金为成份的锡膏。这锡膏再以非接触的加热方式如红外线、热风等,将其加热液化。波峰焊锡法可用来焊接有接脚元件及部份SMT加工元件,但要注意的是,这些元件必须先以环氧树脂固定,才能暴露在熔融的锡炉里。以下几种连线生产方式可供参考:回焊焊接、双面回焊焊接、回焊/波峰焊锡、双面回焊/波峰焊锡、双面回焊/选择性波峰焊锡等方式。
回焊/波峰焊锡及双面回焊/波峰焊锡,需要先用环氧树脂将第二面的SMT加工元件全部固定起来(元件会暴露在熔融的锡中)。设计者在使用主动元件于波峰焊锡中要特别的注意。

选择性波峰焊锡法,是先用简单的冶具将先前以回焊方式装上的元件遮蔽起来,再去过锡炉。这种方式可以把元件以冶具保护起来,只露出部份选择性区域来通过熔融的锡。这方法还需要考虑到两种不同的元件(SMT加工元件及插件式元件)之间的距离,是否能确保足够的流锡能不受限制的流到焊点。较高的元件(高于3mm)最好是放到第一面,以免增加冶具的厚度。
在双面回焊后使用选择性波峰焊锡时,SMT加工元件和插件式元件接脚要保持一定的距离,以确保锡流能顺利流过这些焊点。
鲁柏特方式(Ruppert
process)提供制程工程师,一次就将回焊元件及插件式元件焊接好的方式。将一计算过的锡膏量放置到每一穿孔焊垫的四周。当锡膏熔化时会自动流入穿孔内,
填满孔穴并完成焊接接点。当使用这种方式时元件必须要能承受回焊时的高温。
冶具开发文件
开发PC板组装用冶具需要详细如CAD等的资料。Gerber
file或IPC-D-350用来制作板子的资料也常在撰写机器程式,开印刷钢版及制造测试冶具时被用到。尽管每一部份所使用的程式相容性都不同,但全自动的机械设备,通常都会有自动转换或翻译的软体来把CAD资料转成可辨视的格式。使用资料的单位包括组装机器的程式、印刷钢版制作、真空冶具制作及测试冶具等。
结论
工程师可能会使用数种不同的成熟制程方式,来焊接许多种类的元件到PCB基板上面。有著完整的计划及一清晰易懂的组装流程步骤及需求,设计者可以更容易淮备出一符合生产线生产的产品。提供一好的PC板设计及完整且清晰的文件,可以确保组装品质、功能及可靠度都能在一定预算下顺利达到目地。

SMT的工艺流程是印刷--> 检测(可选AOI全自动或者目视检测)-->贴装(先贴小器件后贴大器件:分高速贴片及集成电路贴装)-->检测(可选AOI 光学/目视检测)-->焊接-> 检测(可分AOI 光学检测外观及功能性测试检测)--> 维修--> 分板。

工艺流程简化为:印刷-------贴片-------焊接-------检修(每道工艺中均可加入检测环节以控制质量)

1、锡膏印刷

其作用是将锡膏呈45度角用刮刀漏印到PCB的焊盘上,为元器件的焊接做准备。所用设备为印刷机(锡膏印刷机),位于SMT生产线的最前端。

2、零件贴装

其作用是将表面组装元器件准确安装到PCB的固定位置上。所用设备为贴片机,位于SMT生产线中印刷机的后面,一般为高速机和泛用机按照生产需求搭配使用。

3、回流焊接

其作用是将焊膏融化,使表面组装元器件与PCB牢固焊接在一起。所用设备为回流焊炉,位于SMT生产线中贴片机的后面,对于温度要求相当严格,需要实时进行温度量测,所量测的温度以profile的形式体现。

4、AOI光学检测

其作用是对焊接好的PCB进行焊接质量的检测。所使用到的设备为自动光学检测机(AOI),位置根据检测的需要,可以配置在生产线合适的地方。有些在回流焊接前,有的在回流焊接后。

5、维修

其作用是对检测出现故障的PCB进行返修。所用工具为烙铁、返修工作站等。配置在AOI光学检测后。

6、分板

其作用对多连板PCBA进行切分,使之分开成单独个体,一般采用V-cut与 机器切割方式。

扩展资料

SMT的前景

进入21世纪以来,中国电子信息产品制造业每年都以20%以上的速度高速增长,规模从2004年起已连续三年居世界第二位。

在中国电子信息产业快速发展的推动下,中国表面贴装技术(SMT)和生产线也得到了迅猛的发展,表面贴装生产线的关键设备——自动贴片机在中国的保有量已位居世界前列。

中国是最重要的市场

到2006年底中国约有近2万条SMT生产线,拥有SMT贴片机约近5万台,其中90%是2001年以后购买的。至今,中国自主开发的SMT贴片机还处于试用期,市场上用的SMT贴片机几乎全部是从国外进口的。

从2001年至2006年的六年中,中国自动贴片机市场以年平均272%的速度增长。到2006年共进口自动贴片机10351台,进口金额达到17亿美元,中国的SMT贴片机市场已占全球市场份额的40%左右。单台自动贴片机的平均价格已达到164万美元。

2006年中国进口的10351台自动贴片机主要来自日本,占779%,但德国的自动贴片机单台平均价格最高,单台均价达311万美元。2006年中国进口的自动贴片机在广东省占544%,列各地区自动贴片机进口的首位,其次是江苏、上海和北京。

参考资料:

百度百科——SMT

恩,怎么说呢?说简单点SMT就是表面贴装技术,一个光PCB电路板进行机器贴打元件到实体 。
机器步骤;
MPM(DEK)(印刷机)------CP/NXT/QP(元件贴打)------AOI(PCB元件贴打质量检测)-------BTU(高温回流焊)-------QC(质量检查)最后一个是就是QA(质量保证)
SMT的生产线,就是就是这样的
然后就是后道PTH(电子公司通常这样叫的)组装,测试,然后。。下面还有部门(太多了,我也不太清楚)直到成品电子产品出货
如果在SMT工作,这些东西必须了解!!!
下面是详细的介绍,你有时间也可以浏览一下。
SMT有何特点:
组装密度高、电子产品体积小、重量轻,贴片元件的体积和重量只有传统插装元件的1/10左右,一般采用SMT之后,电子产品体积缩小40%~60%,重量减轻60%~80%。
可靠性高、抗振能力强。焊点缺陷率低。
高频特性好。减少了电磁和射频干扰。
易于实现自动化,提高生产效率。降低成本达30%~50%。 节省材料、能源、设备、人力、时间等。 电脑贴片机,如图
为什么要用SMT:
电子产品追求小型化,以前使用的穿孔插件元件已无法缩小
电子产品功能更完整,所采用的集成电路(IC)已无穿孔元件,特别是大规模、高集成IC,不得不采用表面贴片元件
产品批量化,生产自动化,厂方要以低成本高产量,出产优质产品以迎合顾客需求及加强市场竞争力
电子元件的发展,集成电路(IC)的开发,半导体材料的多元应用
电子科技革命势在必行,追逐国际潮流
SMT 基本工艺构成要素:
丝印(或点胶)--> 贴装 --> (固化) --> 回流焊接 --> 清洗 --> 检测 --> 返修
丝印:其作用是将焊膏或贴片胶漏印到PCB的焊盘上,为元器件的焊接做准备。所用设备为丝印机(丝网印刷机),位于SMT生产线的最前端。
点胶:它是将胶水滴到PCB的的固定位置上,其主要作用是将元器件固定到PCB板上。所用设备为点胶机,位于SMT生产线的最前端或检测设备的后面。
贴装:其作用是将表面组装元器件准确安装到PCB的固定位置上。所用设备为贴片机,位于SMT生产线中丝印机的后面。
固化:其作用是将贴片胶融化,从而使表面组装元器件与PCB板牢固粘接在一起。所用设备为固化炉,位于SMT生产线中贴片机的后面。
回流焊接:其作用是将焊膏融化,使表面组装元器件与PCB板牢固粘接在一起。所用设备为回流焊炉,位于SMT生产线中贴片机的后面。
清洗:其作用是将组装好的PCB板上面的对人体有害的焊接残留物如助焊剂等除去。所用设备为清洗机,位置可以不固定,可以在线,也可不在线。
检测:其作用是对组装好的PCB板进行焊接质量和装配质量的检测。所用设备有放大镜、显微镜、在线测试仪(ICT)、飞针测试仪、自动光学检测(AOI)、X-RAY检测系统、功能测试仪等。位置根据检测的需要,可以配置在生产线合适的地方。
返修:其作用是对检测出现故障的PCB板进行返工。所用工具为烙铁、返修工作站等。配置在生产线中任意位置。
SMT 之 IMC
IMC系Intermetallic compound 之缩写,笔者将之译为”介面合金共化物”。广义上说是指某些金属相互紧密接触之介面间,会产生一种原子迁移互动的行为,组成一层类似合金的”化合物”,并可写出分子式。在焊接领域的狭义上是指铜锡、金锡、镍锡及银锡之间的共化物。其中尤以铜锡间之良Cu6Sn5(Eta Phase)及恶性Cu3Sn(Epsilon Phase)最为常见,对焊锡性及焊点可靠度(即焊点强度)两者影响最大,特整理多篇论文之精华以诠释之
一、定义
能够被锡铅合金焊料(或称焊锡Solder)所焊接的金属,如铜、镍、金、银等,其焊锡与被焊底金属之间,在高温中会快速形成一薄层类似”锡合金”的化合物。此物起源于锡原子及被焊金属原子之相互结合、渗入、迁移、及扩散等动作,而在冷却固化之后立即出现一层薄薄的”共化物”,且事后还会逐渐成长增厚。此类物质其老化程度受到锡原子与底金属原子互相渗入的多少,而又可分出好几道层次来。这种由焊锡与其被焊金属介面之间所形成的各种共合物,统称Intermetallic Compound 简称IMC,本文中仅讨论含锡的IMC,将不深入涉及其他的IMC。
二、一般性质
由于IMC曾是一种可以写出分子式的”准化合物”,故其性质与原来的金属已大不相同,对整体焊点强度也有不同程度的影响,首先将其特性简述于下:
◎ IMC在PCB高温焊接或锡铅重熔(即熔锡板或喷锡)时才会发生,有一定的组成及晶体结构,且其生长速度与温度成正比,常温中较慢。一直到出现全铅的阻绝层(Barrier)才会停止(见图六)。
◎ IMC本身具有不良的脆性,将会损及焊点之机械强度及寿命,其中尤其对抗劳强度(Fatigue Strength)危害最烈,且其熔点也较金属要高。
◎ 由于焊锡在介面附近得锡原子会逐渐移走,而与被焊金属组成IMC,使得该处的锡量减少,相对的使得铅量之比例增加,以致使焊点展性增大(Ductillity)及固着强度降低,久之甚至带来整个焊锡体的松弛。
◎ 一旦焊垫商原有的熔锡层或喷锡层,其与底铜之间已出现”较厚”间距过小的IMC后,对该焊垫以后再续作焊接时会有很大的妨碍;也就是在焊锡性(Solderability)或沾锡性(Wettability)上都将会出现劣化的情形。
◎ 焊点中由于锡铜结晶或锡银结晶的渗入,使得该焊锡本身的硬度也随之增加,久之会有脆化的麻烦。
◎ IMC会随时老化而逐渐增厚,通常其已长成的厚度,与时间大约形成抛物线的关系,即:
δ=k √t,
k=k exp(-Q/RT)
δ表示t时间后IMC已成长的厚度。
K表示在某一温度下IMC
的生长常数。
T表示绝对温度。
R表示气体常数,
即832 J/mole。
Q表示IMC生长的活化能。
K=IMC对时间的生长常数,
以nm / √秒或μm / √日(
1μm / √日=34nm / √秒。
现将四种常见含锡的IMC在不同温度下,其生长速度比较在下表的数字中:
表1 各种IMC在不同温度中之生长速度(nm / √s)
金属介面 20℃ 100℃ 135℃ 150℃ 170℃
1 锡 / 金 40
2 锡 / 银 008 17-35
3 锡 / 镍 008 1 5
4 锡 / 铜 026 14 38 10
[注] 在170℃高温中铜面上,各种含锡合金IMC层的生长速率,也有所不同;如热浸锡铅为
5nm/s,雾状纯锡镀层为77(以下单位相同),锡铅比30/70的皮膜为112,锡铅比70/30的皮膜为120,光泽镀纯锡为37,其中以最后之光泽镀锡情况较好。
三、焊锡性与表面能
若纯就可被焊接之底金属而言,影响其焊锡性(Solderability)好坏的机理作用甚多,其中要点之一就是”表面自由能”(Surface Free Energy,简称时可省掉Free)的大小。也就是说可焊与否将取决于:
(1) 被焊底金属表面之表面能(Surface Energy),
(2) 焊锡焊料本身的”表面能”等二者而定。
凡底金属之表面能大于焊锡本身之表面能时,则其沾锡性会非常好,反之则沾锡性会变差。也就是说当底金属之表面能减掉焊锡表面能而得到负值时,将出现缩锡(Dewetting),负值愈大则焊锡愈差,甚至造成不沾锡(Non-Wetting)的恶劣地步。
新鲜的铜面在真空中测到的”表面能”约为1265达因/公分,63/37的焊锡加热到共熔点(Eutectic Point 183℃)并在助焊剂的协助下,其表面能只得380达因/公分,若将二者焊一起时,其沾锡性将非常良好。然而若将上述新鲜洁净的铜面刻意放在空气中经历2小时后,其表面能将会遽降到25达因/公分,与380相减不但是负值(-355),而且相去甚远,焊锡自然不会好。因此必须要靠强力的助焊剂除去铜面的氧化物,使之再活化及表面能之再次提高,并超过焊锡本身的表面能时,焊锡性才会有良好的成绩。
四、锡铜介面合金共化物的生成与老化
当熔融态的焊锡落在洁铜面的瞬间,将会立即发生沾锡(Wetting俗称吃锡)的焊接动作。此时也立即会有锡原子扩散(Diffuse)到铜层中去,而铜原子也同时会扩散进入焊锡中,二者在交接口上形成良性且必须者Cu6Sn5的IMC,称为η-phase(读做Eta相),此种新生”准化合物”中含锡之重量比约占60%。若以少量的铜面与多量焊锡遭遇时,只需3-5秒钟其IMC即可成长到平衡状态的原度,如240℃的05μm到340℃的09μm。然而在此交会互熔的同时,底铜也会有一部份熔进液锡的主体锡池中,形成负面的污染。
(a) 最初状态:当焊锡着落在清洁的铜面上将立即有η-phase Cu6Sn5生成,即图中之(2)部分。
(b) 锡份渗耗期:焊锡层中的锡份会不断的流失而渗向IMC去组新的Cu6Sn5,而同时铜份也会逐渐渗向原有的η-phase层次中而去组成新的Cu3Sn,即图中之(5)。此时焊锡中之锡量将减少,使得铅量在比例上有所增加,若于其外表欲再行焊接时将会发生缩锡。
(c) 多铅之阻绝层:当焊锡层中的锡份不断渗走再去组成更厚的IMC时,逐渐使得本身的含铅比例增加,最后终于在全铅层的挡路下阻绝了锡份的渗移。
(d) IMC的曝露:由于锡份的流失,造成焊锡层的松散不堪而露出IMC底层,而终致到达不沾锡的下场(Non-wetting)。
高温作业后经长时老化的过程中,在Eta-phase良性IMC与铜底材之间,又会因铜量的不断渗入Cu6Sn5中,而逐渐使其局部组成改变为Cu3Sn的恶性ε-phase(又读做Epsilon相)。其中铜量将由早先η-phase的40%增加到ε-phase的66%。此种老化劣化之现象,随着时间之延长及温度之上升而加剧,且温度的影响尤其强烈。由前述”表面能”的观点可看出,这种含铜量甚高的恶性ε-phase,其表面能的数字极低,只有良性η-phase的一半。因而Cu3Sn是一种对焊锡性颇有妨碍的IMC。
然而早先出现的良性η-phase Cu6Sn5, 却是良好焊锡性必须的条件。没有这种良性Eta相的存在,就根本不可能完成良好的沾锡,也无法正确的焊牢。换言之,必需要在铜面上首先生成Eta-phase的IMC,其焊点才有强度。否则焊锡只是在附着的状态下暂时冷却固化在铜面上而已,这种焊点就如同大树没有根一样,毫无强度可言。锡铜合金的两种IMC在物理结构上也不相同。其中恶性的ε-phase(Cu3Sn)常呈现柱状结晶(Columnar Structure),而良性的η-phase(Cu6Sn5)却是一种球状组织(Globular)。下图8此为一铜箔上的焊锡经长时间老化后,再将其弯折磨平抛光以及微蚀后,这在SEM2500倍下所摄得的微切片实像,两IMC的组织皆清晰可见,二者之硬度皆在500微硬度单位左右。
在IMC的增厚过程中,其结晶粒子(Grains)也会随时在变化。由于粒度的变化变形,使得在切片画面中量测厚度也变得比较困难。一般切片到达最后抛光完成后,可使用专门的微蚀液(NaOH
50/gl,加1,2-Nitrphenol 35ml/l,70℃下 *** 作),并在超声波协助下,使其能咬出清晰的IMC层次,而看到各层结晶解里面的多种情况。现将锡铜合金的两种IMC性质比较如下:
两种锡铜合金IMC的比较
命名 分子式 含锡量W% 出现经过 位置所在 颜色 结晶 性能 表面能η-phase(Eta) Cu6Sn5 60% 高温融锡沾焊到清洁铜面时立即生成 介于焊锡或纯锡与铜之间的介面
白色 球状
组织
良性IMC
微焊接强度之必须甚高
ε-phase(Epsilon) Cu3Sn 30% 焊后经高温或长期老化而逐渐发生
介于Cu6Sn5与铜面之间
灰色 柱状
结晶
恶性IMC
将造成缩锡或不沾锡 较低只有Eta的一半,非常有趣的是,单纯Cu6Sn5的良性IMC,虽然分子是完全相同,但当生长环境不同时外观却极大的差异。如将清洁铜面热浸于熔融态的纯锡中,此种锡量与热量均极度充足下,所生成的Eta良性IMC之表面呈鹅卵石状。但若改成锡铅合金(63/37)之锡膏与热风再铜面上熔焊时,亦即锡量与热量不太充足之环境,居然长出另一种一短棒状的IMC外表(注意铜与铅是不会产生IMC的,且两者之对沾锡(wetting)与散锡(Spreading)的表现也截然不同。再者铜锡之IMC层一旦遭到氧化时,就会变成一种非常顽强的皮膜,即使薄到5层原子厚度的15nm,再猛的助焊剂也都奈何不了它。这就是为什么PTH孔口锡薄处不易吃锡的原因(CLea的名着A scientific Guide to SMT之P337有极清楚的说明),故知焊点之主体焊锡层必须稍厚时,才能尽量保证焊锡性于不坠。事实上当”沾锡”(Wetting)之初,液锡以很小的接触角(Contact Angle)高温中迅速向外扩张(Spreading)地盘的同时,也另在地盘内的液锡和固铜之间产生交流,而向下扎根生成IMC,热力学方式之步骤,即在说明其假想动作的细节。
五、锡铜IMC的老化
由上述可知锡铜之间最先所形成的良性η-phase(Cu6Sn5),已成为良好焊接的必要条件。唯有这IMC的存在才会出现强度好的焊点。并且也清楚了解这种良好的IMC还会因铜的不断侵入而逐渐劣化,逐渐变为不良的ε-phase(Cu3Sn)。此两种IMC所构成的总厚度将因温度上升而加速长厚,且与时俱增。下表3即为各种状况下所测得的IMC总厚度。凡其总IMC厚度愈厚者,对以后再进行焊接时之焊锡性也愈差。
表3 不铜温度中锡铜IMC之不同厚度
所处状况 IMC厚度(mils)
熔锡板(指炸油或IR) 003~004
喷锡板 002~0037
170℃中烤24小时 022以上
125℃中烤24小时 0046
70℃中烤24小时 0017
70℃中存贮40天 005
30℃中存贮2年 005
20℃中存贮5年 005
组装之单次焊接后 001~002
图12 锡铜IMC的老化增厚,除与时间的平方根成比例关系外,并受到环境温度的强烈影响,在斜率上有很大的改变。
在IMC老化过程中,原来锡铅层中的锡份不断的输出,用与底材铜共组成合金共化物,因而使得原来镀锡铅或喷锡铅层中的锡份逐渐减少,进而造成铅份在比例上的不断增加。一旦当IMC的总厚度成长到达整个锡铅层的一半时,其含锡量也将由原来的60%而降到40%,此时其沾锡性的恶化当然就不言而喻。并由底材铜份的无限量供应,但表层皮膜中的锡量却愈来愈少,因而愈往后来所形成的IMC,将愈趋向恶性的Cu3Sn。
且请务必注意,一旦环境超过60℃时,即使新生成的Cu6Sn5也开始转变长出Cu3Sn来。 一旦这种不良的ε-phase成了气候,则焊点主体中之锡不断往介面溜走,致使整个主体皮膜中的铅量比例增加,后续的焊接将会呈现缩锡(Dewetting)的场面。这种不归路的恶化情形,又将随着原始锡铅皮膜层的厚薄而有所不同,越薄者还会受到空气中氧气的助虐,使得劣化情形越快。故为了免遭此一额外的苦难,一般规范都要求锡铅皮膜层至少都要在03mil以上。
老化后的锡铅皮膜,除了不良的IMC及表面能太低,而导致缩锡的效应外,镀铜层中的杂质如氧化物、有机光泽剂等共镀物,以及锡铅镀层中有机物或其它杂质等,也都会朝向IMC处移动集中,而使得缩锡现象雪上加霜更形恶化。
从许多种前人的试验及报告文献中,可知有三种加速老化的模式,可以类比出上述两种焊锡性劣化及缩锡现象的试验如下∶
◎ 在高温饱和水蒸气中曝置1~24小时。
◎ 在125~150℃的乾烤箱中放置4~16小时。
◎ 在高温水蒸气加氧气的环境中放置1小时;之后仅在水蒸气中放置24小时;再另於155℃的乾烤箱中放置4小时;及在40℃,90~95%RH环境中放置10天。如此之连续折腾
约等於1年时间的自然老化。 在经此等高温高湿的老化条件下,锡铅皮膜表面及与铜之介面上会出现氧化、腐蚀,及锡原子耗失(Depletion)等,皆将造成焊锡性的劣化。
六、锡金IMC
焊锡与金层之间的IMC生长比铜锡合金快了很多,由先后出现的顺序所得的分子式有AuSn
,AuSn2,AuSn4等。在150℃中老化300小时后,其IMC居然可增长到50μm(或2mil)之厚。因而镀金零件脚经过焊锡之后,其焊点将因IMC的生成太快,而变的强度减弱脆性增大。幸好仍被大量柔软的焊锡所包围,故内中缺点尚不曝露出来。又若当金层很薄时,例如是把薄金层镀在铜面上再去焊锡,则其焊点强度也很快就会变差,其劣化程度可由耐疲劳强度试验周期数之减少而清楚得知。
曾有人故意以热压打线法(Thermo-Compression,注意所用温度需低于锡铅之熔点)将金线压入焊锡中,于是黄金就开始向四周的焊锡中扩散,逐渐形成如图中白色散开的IMC。该金线原来的直径为45μm,经155℃中老化460小时后,竟然完全消耗殆尽,其效应实在相当惊人。但若将金层镀在镍面上,或在焊锡中故意加入少许的铟,即可大大减缓这种黄金扩散速度达5倍之多。
七、锡银IMC
锡与银也会迅速的形成介面合金共化物Ag3Sn,使得许多镀银的零件脚在焊锡之后,很快就会发生
银份流失而进入焊锡之中,使得银脚焊点的结构强度迅速恶化,特称为”渗银Silver leaching”。此种焊后可靠性的问题,曾在许多以钯层及银层为导体的“厚膜技术”(Thick Film Technology)中发生过,SMT中也不乏前例。若另将锡铅共融合金比例63/37的焊锡成分,予以小幅的改变而加入2%的银,使成为62/36/2的比例时,即可减轻或避免发生此一”渗银”现象,其焊点不牢的烦恼也可为之舒缓。最近兴起的铜垫浸银处理(Immersion Silver),其有机银层极薄仅4-6μm而已,故在焊接的瞬间,银很快就熔入焊锡主体中,最后焊点构成之IMC层仍为铜锡的Cu6Sn5,故知银层的功用只是在保护铜面而不被氧化而已,与有机护铜剂(OSP)之Enetk极为类似,实际上银本身并未参加焊接。
八、锡镍IMC
电子零件之接脚为了机械强度起见,常用黄铜代替纯铜当成底材。但因黄铜中含有多量的锌,对于焊锡性会有很大的妨碍,故必须先行镀镍当成屏障(Barrier)层,才能完成焊接的任务。事实上这只是在焊接的瞬间,先暂时达到消灾避祸的目的而已。因不久后镍与锡之间仍也会出现IMC,对焊点强度还是有不良的影响。
表4 各种IMC在扩散系数与活化能方面的比较
System Intermetallic Compounds Diffusion Coefficient(m2/s) Activation Energy(J/mol)
Cu-Sn Cu6Sn5,Cu3Sn 1×106 80,000
Ni-Sn Ni3Sn2,Ni3Sn4,Ni3Sn7 2×107 68,000
Au-Sn AuSn,AuSn2 AuSn 3×104 73,000
Fe-Sn FeSnFeSn2 2×109 62,000
Ag-Sn Ag3Sn 8×109 64,000
在一般常温下锡与镍所生成的IMC,其生长速度与锡铜IMC相差很有限。但在高温下却比锡铜合金要慢了很多,故可当成铜与锡或金之间的阻隔层(Barrier Layer)。而且当环境温度不同时,其IMC的外观及组成也各不相同。此种具脆性的IMC接近镍面者之分子视为Ni3Sn4,接近锡面者则甚为分歧难以找出通式,一般以NiSn3为代表。根据一些实验数据,后者生长的速度约为前者的三倍。又因镍在空气非常容易钝化(Passivation),对焊锡性也会出现极其不利的影响,故一般在镍外表还要镀一层纯锡,以提高焊锡性。若做为接触(Contact)导电用途时,则也可镀金或银。
九、结论
各种待焊表面其焊锡性的劣化,以及焊点强度的减弱,都是一种自然现象。正如同有情世界的生老病死及无情世界的颓蚀风化一样均迟早发生,无法避免。了解发生的原因与过程之后,若可找出改善之道以延长其使用年限,即为上上之策矣。

顾名思义,工业互联网自然是互联网发展的产物,其充分利用大数据、复杂分析、预测算法等能力,提供了理解智能设备产生的海量数据的方法,能够帮助选择、分析和利用这些数据,从而带来网络优化、维护优化、系统恢复、机器自主学习、智能决策等益处,最终帮助工业部门降低成本、节省能源并带动生产率的提高,促进社会分工专业细致化。

根据中的解答,我以图扑软件 Hightopo 的智慧管理贴片厂 SMT 行业为例,参照案例为大家讲解:

智慧管理是通过工业监控系统,展现 SMT 贴片厂机械的实时运作状态。通过 2D 面板与 3D 模型结合,展示出设备的具体数据,例如贴片机的抛料数、工作时间、吸取数和产量;SPI 监测出的良品数量和直通数量以及总产量,保证对印刷工艺的验证和控制;也包括自动光学检查(AOI)中监测PCB 上各种不同的错装和缺陷的产品数量。产线上每小时的良率会直接传到可视化平台,如果良率低于设定的目标水平,就会驱动管理进行改善。硬件与软件结合,将“互联网+物联网+大数据+自动化设备”相互融合形成自我驱动效应。

智慧管理可视化系统 通过对每一台设备数据进行整合,分析处理。形成产量、设备使用率和抛料率的统计,并且与历史数据组成直观的数据趋势图。为管理者提供可靠的数据,及时调节生产节奏提高生产效率反思工厂运作中的瑕疵与不足。利用平台和数据的驱动,将资源有效整合在一起,避免了信息不对称造成的资源浪费,为生产提供了有力支撑。

同样,智慧管理不应只体现在一体化的生产流程上,当人力需求减少的情况下,新技术则更应该为人服务,如工厂可视化平台可以显示出智能工位、 *** 作员的轨迹等数据。动态的展现方式,也促使管理者做出高效且更人性化的管理措施。信息化管理,数字化作业,工厂内部的生产设备互联,给 SMT 贴片行业打下了成本低、效率高、质量好的生产基础。形成高自动化、高软件输出、高数据分析能力和高质量的产品。

提高企业竞争力与品牌实力,充分利用信息化管理,增强自身技术含量,占据价值链顶端。

参考资料来源:

                     官网——Web组态

                      图扑——Web组态软件

                     百度百科——图扑软件


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/12650002.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-27
下一篇 2023-05-27

发表评论

登录后才能评论

评论列表(0条)

保存