DRAM技术之Memory Controller

DRAM技术之Memory Controller,第1张

DRAM技术之Memory Controller

  DRAM技术很难,资料也不容易找到,我们接触到的真的九牛一毛,但是我们坚持学习!后面的学习多是以各种论文文档为基础来开展的,所以会比较乱,一步一步来!如果各位老师有DRAM方面的资料请分享给我,万分感谢!

  本章参考《IntroducTIon to Design ConsideraTIon of Dram Memory Controller》。MC的概念在DRAM专题有介绍过,请回过头浏览一遍。

  Host,Memory Controller and Memory

 

 

  Memory Controller简单来说是一个小部件,它支持Host的特定请求,并对内存设备进行管理约束。从而为host和memory提供正确的功能和可靠的 *** 作,进而优化性能,功耗等。

  为了设计更好的MC,我们首先要理解以下几点:

  1.Host的请求

  2.Host和MC的接口

  3.Memory特性

  4.MC和Memory的接口

  Basic Memory Controller

 

 

  组成部分:

  Command Queues

  Data FIFO’s

  Phy

  -精准的AC TIming控制

  -training后能够准确完成读写动作

  -根据温度、电压的变化进行调整等

 

 

  Memory Controller Output

  -合适的命令顺序安排

  -满足acTIve,refresh等命令请求

 

 

  Read {DQS, Receiver Enable} Training

 

 

  SHMOO眼图

  通过调整vref和timing来找到眼图的中心

 

 

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2418284.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-01
下一篇 2022-08-01

发表评论

登录后才能评论

评论列表(0条)

保存