AccelerComm宣布基于Silicom N5010平台的符合5G O-RAN标准的基站加速

AccelerComm宣布基于Silicom N5010平台的符合5G O-RAN标准的基站加速,第1张

  将符合O-RAN标准的第1层加速和服务器平台相结合,可创建解决方案,使用更少的资源和功耗显着提高5g性能。

  英国南安普敦–2021年9月6日:AccelerComm公司通过物理层IP为5G提供增压,提高频谱效率并减少延迟,今天宣布它已经创建了一个7.2x5G O-RAN符合标准的 该项目是为一家5G网络基础设施供应商开发的,它结合了两家公司的技术,提供了一个提高可靠性的解决方案,同时降低了5G物理层最关键组件的。

  该设计为5G设备供应商提供了一个低风险、快速上市的解决方案,以推动O-RAN行业向前发展。 在设计方面,AccelerComm的PUSCH解码器和PDSCH编码器集成到英特尔®StraTIx10DX FPGA上,该FPGA是Silicom N5010卡的一部分,采用英特尔®开放FPGA堆栈(Intel®OFS)软件基础设施,提供第1层 。

  O-RAN联盟正在改变移动行业如何设计和部署无线接入网络(RAN),向开放,智能和完全可互 *** 作的方法迈进。 这种方法使AccelerComm和Silicom等供应商能够合作并将其独特的专业知识推向市场,取代通常只涉及单个供应商的封闭生态系统。

  AccelerComm首席商务官Rob Barnes表示:“为了充分发挥5G的潜力,整个O-RAN生态系统必须通力合作,以最大限度地发挥这项技术的优势。 ”通过与Silicom合作,我们将我们的专业领域相结合,以产生一个显着提高频谱效率和网络性能的解决方案,同时降低5G RAN设备的资源要求和功耗,帮助实现”

  “当我们开发基于N5010StraTIx10的平台时,我们考虑到5G/O-RAN性能提升,这是AccelerComm通过在我们的平台上实施而实现的。 该项目展示了Open RAN社区内协作的力量” Silicom业务开发和产品副总裁Nadav Yafe说。

  AccelerComm的物理层产品组合包括完整的信道编码上行链路和下行链路IP解决方案,为5G物理层的最关键组件提供更低的延迟,高可靠性和低功耗。 AccelerComm的IP软件包可以快速集成并灵活交付,用于定制芯片(ASIC),可编程硬件(FPGA)或软件解决方案,涵盖当前标准中的所有用例。

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2427582.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-02
下一篇 2022-08-02

发表评论

登录后才能评论

评论列表(0条)

保存