低能耗 DSP IP 可优化功耗、性能和面积,为移动、汽车、消费电子和超大规模计算市场产品减小高达 40% 的面积。
中国上海,2021年6月18日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日发布 Cadence âTensilicaâ FloaTIngPoint DSP 系列。该系列专为浮点计算设计提供了一个可扩展和可配置的解决方案。新的 DSP IP 内核针对功耗、性能和面积 (PPA) 进行了优化,适用于小型、超低功耗乃至超高性能的各种应用,包括移动、汽车、超大规模计算和消费市场中的电池供电设备的节能解决方案,以及人工智能/机器学习 (AI/ML)、电机控制、传感器融合、对象跟踪和增强现实/虚拟现实 (AR/VR) 应用。
新系列包含四个核心产品:Tensilica FloaTIngPoint KP1 DSP、Tensilica FloaTIngPoint KP6 DSP、Tensilica FloaTIngPoint KQ7 DSP 和 Tensilica FloatingPoint KQ8 DSP。现已得到早期客户的认可,新系列产品为客户在功耗、性能和面积(PPA)方面带来显著的优势。
“浮点数据在技术计算中非常常见,支撑着处理大型或不可预测数据集的雷达应用程序。我们已经与 Cadence 在多代 Cadence IP 核上成功合作,很高兴看到他们满足了这一关键的市场需求,并扩展了经过验证的 Tensilica 产品线。”Vayyar Imaging 公司副总裁兼汽车部负责人 Ian Podkamien 表示,“针对各种应用优化的FloatingPoint DSP可以支持Vayyar 的片上系统传感器,提高汽车、老年护理、智能家居、零售、HLS、机器人和医疗等行业应用的能效和性能。 ”
Tensilica FloatingPoint DSP 与现有 Tensilica DSP 的可选矢量浮点单元 (VFPU) 共享通用指令集架构 (ISA),提高了软件的可移植性和可重用性,同时能够轻松缓解浮点工作负载。Tensilica Xtensa® LX 和 NX 平台均可从 128 位 SIMD 扩展到 1024 位 SIMD,与带有 VFPU 附加组件的 Tensilica 定点 DSP 相比,新的 FloatingPoint DSP 在融合乘加 (FMA) 运算方面的性能提高了 25%,这有助于提高运算吞吐量。与此同时,使用 Tensilica 指令扩展 (TIE) 语言可以进一步增强和区分性能。此外,与具有 VFPU 的同类定点 DSP 相比,FloatingPoint DSP 可减小高达 40% 的面积。
新款 DSP 附带的高性能软件工具提供有效的自动矢量化,有助于优化标量代码,只需最少的手动 *** 作甚至无需手动 *** 作即可利用矢量浮点单元。支持优化的 Eigen、NatureDSP、同步定位和映射 (SLAM) 以及数学软件库,有利于更轻松地开发高性能软件。Tensilica FloatingPoint DSP 提供了一个软件开发环境,可以在新的 Tensilica FloatingPoint DSP 以及同一系列的 FloatingPoint DSP 之间无缝迁移现有的浮点通用软件。
“如今,浮点数据已广泛用于各种计算密集型应用的现代计算,市场对浮点处理的需求正在不断增长。”Cadence公司Tensilica产品市场资深总监 Larry Przywara 表示,“要开发具有竞争力的差异化产品,亟需专门面向以浮点为中心的计算而设计的高能效、低成本、高性能的 DSP。可扩展的 Tensilica FloatingPoint DSP 系列适用于各种应用,可为这些浮点计算提供最佳 PPA。该 DSP 系列同时再次展示了 Cadence 如何将自身的计算软件实力应用于硬件,从而帮助客户应对设计挑战。”
Tensilica FloatingPoint DSP 支持 Cadence 的智能系统设计Ô (Intelligent System Design™) 战略,可帮助客户实现卓越的系统级芯片设计。Tensilica FloatingPoint KP1 DSP、Tensilica FloatingPoint KP6 DSP、Tensilica FloatingPoint KQ7 DSP 和 Tensilica FloatingPoint KQ8 DSP 现已全面上市。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)