AccelerComm推出完全集成的PUSCH解码器,为性能关键的信道加快5G NR

AccelerComm推出完全集成的PUSCH解码器,为性能关键的信道加快5G NR,第1张

英国南安普敦和MWC上海,中国-2020年2月22日:信道编码专家AccelerComm正在使用尖端物理层IP为5G NR加速,从而提高频谱效率并减少延迟。公司今天宣布完整的高性能5G NR PUSCH(物理上行链路共享信道)解码器和PDSCH(物理下行链路共享信道)编码器,服务于希望最大限度发挥其5G无线网络的客户。AccelerComm将向MWC 上海与会者展示PUSCH解码器和其他频道代码解决方案。

这一高度集成的解决方案基于公司的信道编码和调制/解调IP产品组合,使5G基站能够受益于AccelerComm一流的LDPC解码器性能,同时最大限度地缩短上市时间。

AccelerComm销售和营销副总裁Robert Barnes表示:“频谱是一种稀缺资源,是移动运营商拥有的关键资产,因此最大限度地利用频谱至关重要 -- 每个dB都很重要。该产品基于现有的AccelerComm IP产品组合,使运营商能够利用其已有的频谱和云端无线接入网(Cloud RAN)基础设施实现5G高性能和低延迟的承诺。”

AccelerComm的PUSCH解码器将其他3GPP物理层功能与其高性能LDPC解码器集成在一起,以创建符合3GPP标准的IP封装,可快速集成和优化用于可定制硅芯片(ASIC)和可编程硬件FPGA)。灵活的架构意味着它可以根据运营商的服务需求进行定制,从而实现最佳性能、功耗和硅面积,并根据其特定需求进行定制。

来自AccelerComm的这款最新产品增加了新的IP块,以完成LDPC解码器和MIMO检测器之间的连接:

*gNodeB上行链路栈(PUSCH解码器)

o具有传输块封装器、Polar解码器、多路输出选择器、反扰码器和QAM解调器的LDPC解码器

*gNodeB下行链路栈(PDSCH编码器)

o具有传输块封装器、扰码器和QAM调制器的LDPC编码器

该规范如3GPP文件TS38.212的第6.2和7.2节以及TS38.211的第6.3.1.1、6.3.1.2、7.3.1.1和7.3.1.2节所定义。

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2470483.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-04
下一篇 2022-08-04

发表评论

登录后才能评论

评论列表(0条)

保存