FPGA开发板中关于晶振几大问题

FPGA开发板中关于晶振几大问题,第1张

下面几个是FPGA开发板使用的晶振。加滤波,是为了防止振荡器干扰电源。电源稳定,振荡器的频率较高,用一个104电容去耦就够了,如图2所示。图3使用的π型滤波器,由一个电感器两个电容器构成,它的输入端和输出端都呈低阻抗性,因为元件比L或C型多,故抑制性能要好的多。

FPGA开发板中关于晶振几大问题,FPGA开发板中关于晶振几大问题,第2张

图1 Cyclone III Start Kit 时钟电路

FPGA开发板中关于晶振几大问题,FPGA开发板中关于晶振几大问题,第3张

图2 DE1 时钟电路

FPGA开发板中关于晶振几大问题,FPGA开发板中关于晶振几大问题,第4张

图3 艾米电子EP2C8 FPGA开发板 时钟电路

再看下面的有源晶振的输出端,串电阻。芯片的输入端有输入电容,走线也有分布电容,没这个电阻,振荡器输出的上下沿有冲击电流,产生辐射。特别是阻抗不匹配时,高频信号会反射回来干扰信号源。串上电阻,能消除反射波的影响。

FPGA开发板中关于晶振几大问题,FPGA开发板中关于晶振几大问题,第5张

图4

FPGA开发板中关于晶振几大问题,FPGA开发板中关于晶振几大问题,第6张

图5

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2474312.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-04
下一篇 2022-08-04

发表评论

登录后才能评论

评论列表(0条)

保存