恩智浦率先推出符合最新JEDEC接口标准的高速转换器
恩智浦半导体(NXP Semiconductors,由飞利浦成立的独立半导体公司)近日宣布将全力推出符合最新JEDEC JESD204A串行接口标准的高速数据转换器。恩智浦即将面市的产品组合由新型高速16位模数转换器(ADC)和数模转换器(DAC)组成,此款基于JEDEC的数据转换器将成为同系列中的领衔产品。
强调其遵守JEDEC接口标准的承诺,恩智浦将于下周参加在波士顿举行的IEEE微波理论与技术协会(MTT-S)/国际微波年会(IMS),在恩智浦站台展示符合JESD204A标准的数据转换器。展示活动将演示恩智浦DAC1408D650与Xilinx Virtex-5 FPGA的互通性,前者是一种双通道、四条JESD204A数据线、采样速度达每秒650 M的DAC。
恩智浦JEDEC JESD204A ADC与DAC具有卓越的高输入频率线性度性能,可与莱迪思(LatTIce)、阿尔特拉(Altera)及赛灵思(Xilinx)等推出的高性价比FPGA实现全面互通。相比传统的并行数字接口,最新的JEDEC串行数字接口为高速数据采集工程师提供了强大的设计方案。对于14位双通道数据转换器,新型JEDEC JESD204A接口只需使用6路互连信号,而一个并行接口则需要耗用整整28路互连信号,可见JEDEC JESD204A可以省下将近80%的连接线路。
"恩智浦最新兼容JESD204A的系列转换器将使高速信号处理系统设计的经济性得到改善。 大幅减少PCB尺寸以及减少20%的板层数使成本大大降低的同时也使转换器本身的价格不断降低,"恩智浦模拟与混合信号产品部副总裁John Croteau表示:"随着与主流FPGA供应商的JESD204A IP 块实现互联, 制造商们可以快速将产品推向市场,并因使用工业标准架构而得益, 成本和供应链将得到更有效的控制。"
JEDEC JESD204A接口还可保证更高的互连信号完整性,提供单比特位错误检测功能,并且无需改变PCB印刷电路板的设计即可实现系统性能升级。这些技术特色也为系统设计师带来了显著的商业优势,如降低系统成本、提高系统可靠性、提高功能集成度、缩短上市时间以及降低设计复杂程度等。新型数据转换器主要用于宏蜂窝基站、医疗成像设备、高速仪器、视频广播设备、军事数据采集应用等领域,凸显了恩智浦为满足高速数据转换器市场的需求所做的不懈努力。
莱迪思半导体公司高密度FPGA战略营销总监Shakeel Peera表示:"莱迪思非常高兴能够与恩智浦合作,确保我们的ECP3 FPGA与恩智浦的JESD204A数据转换器之间实现无缝互通。高附加值、低功率的FPGA与高性能的数据转换器相结合,能够帮助我们共同的从事无线基础设施的客户大幅节约成本、减少功耗,同时也不影响吞吐量和性能。"
恩智浦新型数据转换器产品组合以极具竞争力的功耗实现非凡的动态性能,而这一点正是设备设计师在设法提高能效、降低客户总拥有成本的过程中会考虑的重要因素。凭借在小信号射频产品、射频功率放大器及高速数据转换器领域的强大实力,恩智浦能以独特优势提供从天线到数字基带处理器在内的完整信号链产品组合,帮助从事LTE、WiMAX和多载波GSM/EDGE系统设计的无线通信基础设施OEM厂商。除了这一重点细分市场外,恩智浦新型高速16位数据转换器还面向各类工业设备设计领域,上述领域往往要求较高的线性度和较低的噪声系数。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)