该PHY1068是一个积极的均衡器和再定时与大大延长,8.5Gbps背板应用设计的可编程预加重。该器件集成了一个阶段的输入自动增益控制,使噪声敏感有限的联系不够的,而其强大的均衡器,意味着它可以从信号中提取分散退化或反射的背板环境的典型数据。
高度的集成减少了所需的电路板面积和固件开发,最大限度地降低成本和上市时间的复杂性。可编程的预加重的设备上的输出驱动器提供使要在多种应用中使用PHY1068。
在先进的CMOS工艺制造,PHY1068是封装在符合RoHS标准,36球BGA封装。
关键特性
优化8.5G光纤通道
完全集成的均衡器和相位算法,最大限度地减少固件开发
低延迟(15ns的)
用户可编程预加重驱动器
集成的PRBS和制度设计验证测试和BERT测试
丢失信号(LOS)和丢失锁(笑)报警
自动检测2线接口或SPI™微控制器
小尺寸,采用5mm x 5mm封装36球BGA与球间距为0.8mm
最少的外部组件要求
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)