Verilog HDL语言的文件调用问题:include使用方法介绍

Verilog HDL语言的文件调用问题:include使用方法介绍,第1张

  电子发烧友网讯Verilog中可以使用预处理命令 `include “文件名” 来包含新文件。`include “文件名”的位置需要在 module声明之后。

  这里举个例子便于大家理解,param.h存放了参数LENTH,顶层mult.v使用了它。

  mult.v代码如下

  1 module mult (

  2 input clk,

  3 input rst,

  4 input [LENTH-1:0] A,

  5 input [LENTH-1:0] B,

  6 output [LENTH-1:0] C

  7 );

  8

  9 `include “param.h”

  10

  11 reg [LENTH-1:0] c_reg;

  12

  13 always@(posedge clk or negedge rst)

  14 if(rst == 1‘b0)begin

  15 c_reg <= 32’b0;

  16 end

  17 else begin

  18 c_reg <= A*B;

  19 end

  20

  21 assign C = c_reg;

  22

  23 endmodule24

  param.h代码如下

  1 parameter LENTH = 32;

  综合之后RTL图

 Verilog HDL语言的文件调用问题:include使用方法介绍,第2张 

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2507567.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存