全差动运放补偿误差电路

全差动运放补偿误差电路,第1张

图中显示的是一个使用全差动运算放大器的简化示意图,例如:OPA1632,其配置为一个为 24 位 ADC(例如: ADS1271)提供信号的单位增益缓冲器。该电路是 ADC 评估电路板的简化示意图。运算放大器LDO 供电,其线压、负载和温度精度为 3%。LDO 的输出电压针对 ±15V 标称值进行配置。

  全差动运放补偿误差电路,第2张

  计算补偿误差影响的示例电路

  如果每个 LDO 的输出电压均恰好各是 +15V 和 –15V,则共模输入电压刚好为 0V。就本例而言,如果零伏在其输入上,则我们自 ADC 读取零计数。那么,电源大小相等而在运算放大器输入上没有信号的情况下,您会从 ADC 读取零计数。

  然而,假设正电压 LDO 输出增加 3%,仍然没有超出 LDO 规范。使用 15V 输出时,这 3% 的变化等同于电源电压从 450mV 上升到 15.45V。根据数据表,运算放大器的典型 PSRR 为 97dB。

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2514512.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存