在学习FPGA的过程中,注意是在学习过程中,联系FPGA的使用技巧,强烈建议尝试设计一个SDRAM控制器,不要使用IP核。
学习SDRAM控制器设计,能让你掌握很多知识。
更好的使用状态机去精准控制时序。
学会高速设计中必要的技能,也就是时序约束方法,TIming report的阅读方法,查找时序问题的基本技巧,复位方案和时钟方案的合理设计,如何优化代码提升系统最高工作时钟,以及testbench的写法。
写sdram控制器还是能锻炼不少典型技能的,值得去花时间思考尝试,性价比是可取的。
设计流程:
看文档。
实现sdram控制器的逻辑。很多公开的教程都有指导怎样实现基本功能的,方式不一,可以参考;之后再自行思考如何改进性能。
写测试模块,配合仿真模型,验证所写逻辑是否正确,写进去能读出如预期,此阶段不追求速度。
频率觉得不够,加流水,切组合链,并行化等等,改进逻辑提高速度。
研究时序约束,并做进一步优化,让它能在板子上跑起来。
sdram控制器这时应该能用了。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)