以太网接口的PHY设备的硬件电路

以太网接口的PHY设备的硬件电路,第1张

LPC23xx对DP83848I的配置过程如下:

  ① 发送脉宽大于1 μs的复位信号,等待自动协商过程完成;
  ② 查询基本模式状态寄存器(BMSR)的第5位,当该位变高时,表明自动协商过程完成,结束等待;
  ③ 查询BMSR的15、14、13、12和11位,获取以太网接口的工作方式;
  ④ 配置LPC23xx以太网控制器的工作方式。

以太网接口的PHY设备的硬件电路,第2张
图3 以太网接口的PHY设备的硬件电路


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2596148.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-09
下一篇 2022-08-09

发表评论

登录后才能评论

评论列表(0条)

保存