JTAG仿真口电路设计

JTAG仿真口电路设计,第1张

JTAG仿真口电路设计, JTAG仿真口电路设计,第2张

连接测试组(JTAG,Joint Test AcTIon Group)接口用于连接最小系统板和仿真器,实现仿真器对DSP的访问,JTAG接口的连接需要和仿真器上的接口一致。不论什么型号的仿真器,其JTAG接口都满足IEEE 1149.1的标准。满足IEEE 1149.1标准的14脚JTAG接口如图1所示。

JTAG仿真口电路设计, JTAG仿真口电路设计,第3张

  
图1 14脚仿真口引脚

  一般情况下,最小系统板需要引出双排的14脚插针和图2所示的一致,图中引脚间隔为0.1英寸,引脚宽度为0.025英寸,引脚长度为0.235英寸。在大多数情况下,如果开发板和仿真器之间的连接电缆不超过6英寸,可以采用图2接法。需要注意的是其中DSP的EMU0和EMUI引脚都需要上拉电阻,推荐阻值为4.7kΩ或者10kΩ。如果DSP和仿真器之间的连接电缆超过6英寸,必须采用图3接法,在数据传输引脚加上驱动。

JTAG仿真口电路设计, JTAG仿真口电路设计,第4张

  
图2 小大于6英寸的JTAG连接方法

JTAG仿真口电路设计, JTAG仿真口电路设计,第5张

  
图3 大于6英寸的JTAG连接方法

STM32/STM8

意法半导体/ST/STM

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2611244.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-10
下一篇 2022-08-10

发表评论

登录后才能评论

评论列表(0条)

保存