FPGA设计的创新调试手段

FPGA设计的创新调试手段,第1张

相信每一个电子工程师在项目开发的过程中都不可避免的要进行方案的调试,除了仿真调试之外,我们还必须进行实际硬件调试才能确保功能的正常。

目前高速设计和大规模FPGA调试的问题 :

1、 FPGA容量越来越大,设计越来越复杂,速度越来越快,这传统调试方案显得越来越捉襟见肘

3、 使用嵌入式逻辑分析IP(ILA)又会消耗宝贵的FPGA逻辑资源

FPGA设计的创新调试手段,FPGA设计的创新调试手段,第2张

缩短关键点 | 更长时间的信号观察很重要

FPGA设计的创新调试手段,FPGA设计的创新调试手段,第3张

有效观察+起始点查找+历史记录+问题源头查找

因此ExosTIv Labs公司推出了新型的调试工具”EXOSTIV Probe”

EXOSTIV Probe从各方面都优于传统调试方案,它支持Xilinx所有系列,采用高速SerDes接口实现数据采集和通信,EXOSTIV Probe能够采集多达32768个内部信号节点,此外EXOSTIV IP提供动态多路复用控制功能,能够动态采集更多的数据集而不需要重新进行编译。

EXOSTIV Probe提供8GB的存储空间用于存储从FPGA中采集到的数据,高速USB 3.0接口用于实现EXOSTIV应用上位机与EXOSTIV之间的通信,集成了四个SFP/SFP+收发器接口,每个接口速度可达6.6Gbps。此外上位机EXOSTIV Dashboard由Core Inserter和Analyzer两大功能组件组成,Core Inserter可以动态配置EXOSTIV IP,Analyzer则实现采集数据的管理、显示分析并且导出,MYRIAD波形显示插件支持TB级波形数据的显示。

调试工具能看到的视窗愈大,就能见到愈多的捕获数据,节省除错的时间

与ILA相比之下EXOSTIV Probe能看到的更多的捕获数据

创新调试手段 : EXOSTIV Probe - 高速FPGA设计调试解决方案

FPGA设计的创新调试手段,FPGA设计的创新调试手段,第4张

EXOSTIV Probe

产品简介 :

EXOSTIVTM探针采用FPGA的串行收发器将捕获到的数据流放到一个外部存储器,并为调试数据提供了多达8GB的存储空间。

EXOSTIVTM仪表板软件包括MYRIAD,是该行业的第一款能够处理兆字节数字和模拟波形数据的波形阅读器。

EXOSTIVTM的IP支持重复捕获多达32,768个内部节点并同时具有FPGA的运算速度。EXOSTIVTM IP提供动态多路复用器控制以捕获更多的数据集,同事减少了重新编译FPGA的需要。

数据集的动态开/关控制保留收发器带宽用于更深层次的捕获。

产品特性:

-支持芯片系列: Zynq,Series7&Ultrascale(+)

-要求用Vivado综合和插入IP

-EXOSTIV™ 探针有8GB的外部存储

-高达4 x 12.5 Gbps 的收发器连接

。SFP/SFP+/QSFP/QSFP + cages

。用户接口(HDMImini/micro-HDMI)

。FMC和其他 (如适配器

-MYRIADTM波形查看器(TB-capable)

-USB 3.0 接口与电脑连接

-可配置的嵌入式仪器IP

-RTL或综合后进行IP的插入

-复杂的数据复用

-过渡存储

-数据分类/数据过滤

-TCL/tk 脚本接口

Exostiv Labs简介:

Exostiv Labs是Byte Paradigm sprl的一个部门,该分公司在比利时注册成立。提供FPGA调试设计创新解决方案。

Exostiv 的主营业务

Exostiv Labs是Byte Paradigm sprl的一个部门,主要提供FPGA调试创新解决方案。

依元素科技的服务 :

依元素科技是 Xilinx官方授权培训合作伙伴,我们除了在本地为您提供Exostiv的高性能FPGA调试工具与技术支持,我们还有全球最新的Xilinx 官方培训课程服务供您选择,能够为您的项目提供全方位的支持,缩短您的项目开发周期。

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2631320.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-11
下一篇 2022-08-11

发表评论

登录后才能评论

评论列表(0条)

保存