逻辑电平转换技术的发展动态

逻辑电平转换技术的发展动态,第1张

74系列逻辑器件从问世的40多年以来,虽然一直受到来自可编程器件和系统级芯片的激烈竞争,但依然有一定的市场需求。它们通常能以高效和高性价比的方案来处理与显示的接口、在电路板或背板上传送信号、处理多信号位 *** 作、信号屏蔽、启动芯片等类似问题。

新一代逻辑器件已经出现,其特点是工作电压低,可以和其他低电压的器件,例如采用领先65纳米和45纳米工艺的FPGA、存储卡以及微型控制器等,直接连接。内核电压可低至1.2V,而输入输出的电压一般为3.3伏、2.5伏或1.8伏。

为了利用现有的元件种类和功能建立完整的系统,设计师需要使用能在不同电压下运行的逻辑器件,一般来说,使用只支持一个输入电压运行的器件来建造整个系统是不可能的。此外,成功的系统设计依赖于能够有效实现不同工作电压器件之间连接的方法。

现在,逻辑器件的设计需要注意这些,因为器件必须能够对任何输入的信号做出正确的判断(是或非)。所以有必要保证不同类型和不同代的器件间的互用性,并且需要能够支持不同的电平,例如3.3伏和5伏之间的转换,或者更低的电压标准间的转换。

处理高电压和低电压

图1显示了对不同电源电压和器件技术的阈值。为了成功的连接两个器件,必须满足以下条件:驱动器的VOH必须比接收器的VIH高,驱动器的VOL必须比接收器的VIL低,驱动器的输出电压不能超过接收器能够承受的输入/输出电压。

逻辑电平转换技术的发展动态,第2张

这些条件意味着一个拥有较高的输入/输出电压的器件可以驱动一个较低电压的器件,只要较低电压的器件可以承受对其施加的最高电压值。

单向电平转换

允许超压的器件在输入的VCC没有钳位二极管,栅氧化层也较厚,使得器件可以接受比自身VCC更高的电压。然而,这些器件也有一些限制。如果输入信号上升或下降较慢,器件在较低电压标准的极限值会转换,从而扰乱输出信号。这可能会出现问题,比如对时钟负载周期产生微小变化。

另一方面,较低电压输出无法驱动较高电压的输入。拥有漏极开路输出的器件可以通过使用外部的负载电阻在较高或较低电压下驱动输入。图2展示了推挽电路如何驱动增加的一个漏极开路驱动器,输出的晶体管电源通过一个负载电阻连接在驱动器件的VCC。这种结构适用于低到高或高到低的转换。

逻辑电平转换技术的发展动态,第3张

74LVC06A/74LCX06是一个低电压(3.3伏)16进制反向器/缓冲的例子,拥有允许过压的输入和漏极开路输出。这个器件可以在需要高到低或者低到高电压转换时驱动数据线。

使用漏极开路器件转换电平的一个缺点是当输出的晶体管被启动时,在输出为低的条件下,持续的电流将通过负载电阻流向地。这会带来相对较高的功率消耗。提高负载电阻值可以减小电流,但由于负载电阻和电容带来的综合效应,时间系数会较长。这会减慢信号边沿,对某些高速转换或总线应用不实际。

总线开关/FET-开关转换器

转换总线开关、或FET开关,是另一类可以在两种不同的逻辑电平间连接的器件。图3简单展示了一个启动信号如何被用来启动总线开关。它将A端口和B端口相连,并且提供追踪VCC的电压转换。74CBTD和CB3T逻辑器件系列包含不同配置的总线开关,例如双路或四路设置。CB3T系列完全支持混合模式信号工作,包括5伏和3.3伏或5伏/3.3伏与2.5伏,也可以在介于2.3伏和3.6伏之间的VCC下工作。CBTD系列允许5伏和3伏之间的电平转换。

逻辑电平转换技术的发展动态,第4张

对一个字节或词长度的总线进行转换时,读或写的信号可以用来启动开关。对较小的单线或双线总线进行电平转换时,如Maxim MAX3370–MAX3393系列等转换器,其内部电路可使器件在所有电平级工作,支持由低到高或高到低的混合逻辑电平转换,也可以进行单向和/或者双向转换。图4显示了MAX3373芯片,省去了单独的使能脚,同时集成了一个加速开关从而将电容负载对信号速度的影响降至最低。这样,推挽式驱动器产生的信号可以以高达20Mbps的速度传输数据。

逻辑电平转换技术的发展动态,第5张

然而,使用总线开关进行电平转换也有一些缺点。如图5所示,德州仪器的SN74CB3T3306含有两个1-位总线开关,在3伏的VCC下工作,用来作为一个3伏的总线和5伏(TTL)总线间的连接。

逻辑电平转换技术的发展动态,第6张

将3伏总线和5伏总线连接时,5伏一方的VOH信号会箝位在大约2.8伏。尽管这对于5伏的TTL器件还是一个合理的VIH电平,但它的噪音区间较小,大约为2.8伏-2.0伏=800豪伏。此外,因为CB3T的高输出没有完全输送到VCC,5伏接收器消耗的功率较多。

另外,如果一个CB3T器件被用作3伏CMOS总线和5伏CMOS逻辑元件的连接,就需要一个负载电阻,因为2.8伏不够作为5伏CMOS逻辑元件的VIH电压。

双重输入电平转换

双重输入器件可以解决不同电平间逻辑连接时带来的某些速度和消耗功率的问题。这些器件使用两个输入电压,将在VCCA下工作的A方连接到VCCB下工作的B方。同时提供一个DIR输入,使器件可以进行A到B或B到A的双向转换。双重输入器件有很多不同的位宽,并且涵盖差不多所有现今使用的输入电压。

双重输入器件的另一个优势是主动驱动电流,使他们可以解决使用负载电阻时CR负载带来的信号边沿减缓的问题。需要时,他们也可以在较长的走线长度下使用。这些器件有很多种设置,包括多组器件,例如74AVCB320245。这种器件使用四组,每组8位,这样,一组可以用来将3.3伏转换为1.8伏,而另一组将1.8伏转换为3.3伏。主要的制造商都提供74AVC系列器件,包括德州仪器、NXPFairchild意法半导体

随着逻辑技术向更低的工作电压发展,使用TI AUC或类似技术的新总线电平转换器件也已经出现,可以对介于1.1伏到3.3伏间的电平进行上下转换。此外,非74系列的电平转换器件,例如Fairchild的FXL系列或意法半导体的STxG器件利用双重输入的灵活性,实现系列存储卡,I2C端口或UART等器件的连接。FXL系列可以对介于1.0伏到3.3伏间的电平进行上下转换。意法半导体的电平转换器可以处理1.4伏到最高5.5伏的电平转换,接口范围包括从1位(ST1G)到16位(ST16G)不等。

这些新出现的系列器件一般都大量使用节能技术和超小型包装,例如QFN无铅或μTFBGA技术,支持便携式和使用电池的产品,例如手机、照相机、个人媒体播放器和掌上电脑等。

无方向电平转换

电平转换的下一步是使转换方向不再受处理器软件的控制。拥有TXB01xxx和TXS01xxx系列的德州仪器公司已经通过更复杂的基于CMOS逻辑反向器和针对缓冲类转换器的推挽结构做到这一点,另一种方法是集成负载电阻和流通晶体管做成自动探测方向的开关式转换器。德州仪器的自动探测方向转换器在不同的界面电平下,特别适合点对点结构。他们可以通过省下传统电平转换器需要的控制方向的信号,提高下一代处理器和配套器件的连接性。这可以降低控制软件的复杂性,同时在核心处理器上节省珍贵的GPIO信号。这些部件有自动的可重新设置的输入/输出缓冲,因此每一个输入/输出端口同时设置为输入和输出。

本文小结

接下来几代的CMOS封装流程将在越来越低的输入电压下运行。设计师需要能够使用这些低压器件,从而利用最新的高速、低功率硅晶体,但同时必须能够同其他的次级系统元件相连,例如液晶显示屏。这需要收发器在较高电压下运行,因此带来对电平转换功能的需求。

目前已有很多逻辑器件可以满足设计师最低工作电压的要求,低至0.8伏的逻辑电平和1.2伏的其他器件,例如微型控制器、FPGA、ASIC和ASSP,到高达3.3伏或5伏CMOS电压下工作的电路进行连接。一如既往,需求总是在功耗、速度、尺寸和成本间衡量选择。

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2661626.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-13
下一篇 2022-08-13

发表评论

登录后才能评论

评论列表(0条)

保存