CPU是如何制造出来的?

CPU是如何制造出来的?,第1张

中央处理器(CPU,central processing unit)作为计算机系统的运算和控制核心,是信息处理、程序运行的最终执行单元,是运算和处理数据的核心,又称为“微处理器”。现如今,对于 PC ,甚至手机而言,CPU的规格与频率甚至直接被用来衡量电脑及手机性能强弱重要指标。

CPU里面最重要的东西就是晶体管了,提高CPU的速度,最重要的就是提高单位面积里晶体管的数量,由于CPU实在太精密,里面组成了数目相当多的晶体管,早在多年前就只能通过光刻工艺来进行加工了。

晶体管可以在逻辑上直接理解为一个开关:如果您回忆起基本计算的时代,那就是一台计算机需要进行工作的全部。两种选择,开和关,对于机器来说即0和1,而这些开关能构建门电路,进而组合成复杂的大规模运算器,就成了CPU。

制造CPU的基本原料

沙子:硅是地壳内第二丰富的元素,而脱氧后的沙子(尤其是石英)最多包含25%的硅元素,以二氧化硅(SiO2)的形式存在,这也是半导体制造产业的基础。

硅熔炼:12英寸/300毫米晶圆级,下同。通过多步净化得到可用于半导体制造质量的硅,学名电子级硅(EGS),平均每一百万个硅原子中最多只有一个杂质原子。此图展示了是如何通过硅净化熔炼得到大晶体的,最后得到的就是硅锭(Ingot)。

制备单晶硅锭

单晶的意思是指原子在三维空间中呈现规则有序的排列结构,而单晶硅拥有“金刚石结构”,每个晶胞含有8个原子,其晶体结构十分稳定。

单晶硅的“金刚石”结构

通常单晶硅锭都是采用直拉法制备,在仍是液体状态的硅中加入一个籽晶,提供晶体生长的中心,通过适当的温度控制,就开始慢慢将晶体向上提升并且逐渐增大拉速,上升同时以一定速度绕提升轴旋转,以便将硅锭控制在所需直径内。这一步是通过熔化硅原料,然后将液态硅注入大型高温石英容器而完成的。结束时,只要提升单晶硅炉温度,硅锭就会自动形成一个锥形尾部,制备就完成了,一次性产出的IC芯片更多。

制备好的单晶硅锭直径约在300mm左右,重约100kg。而目前全球范围内都在生产直径12寸的硅圆片,硅圆片尺寸越大,效益越高。

将制备好的单晶硅锭一头一尾切削掉,并且对其直径修整至目标直径,同时使用金刚石锯把硅锭切割成一片片厚薄均匀的晶圆(1mm)。有时候为了定出硅圆片的晶体学取向,并适应IC制作过程中的装卸需要,会在硅锭边缘切割出“取向平面”或“缺口”标记。

研磨硅圆片

切割后的晶圆其表面依然是不光滑的,需要经过仔细的研磨,减少切割时造成的表面凹凸不平,期间会用到特殊的化学液体清洗晶圆表面,最后进行抛光研磨处理,还可以在进行热处理,在硅圆片表面成为“无缺陷层”。一块块亮晶晶的硅圆片就这样被制作出来,装入特制固定盒中密封包装

在掺入化学物质的工作完成之后,标准的切片就完成了。然后将每一个切片放入高温炉中加热,通过控制加温时间而使得切片表面生成一层二氧化硅膜。通过密切监测温度,空气成分和加温时间,该二氧化硅层的厚度是可以控制的。在intel的90纳米制造工艺中,门氧化物的宽度小到了惊人的5个原子厚度。这一层门电路也是晶体管门电路的一部分,晶体管门电路的作用是控制其间电子的流动,通过对门电压的控制,电子的流动被严格控制,而不论输入输出端口电压的大小。

准备工作的最后一道工序是在二氧化硅层上覆盖一个感光层。这一层物质用于同一层中的其它控制应用。这层物质在干燥时具有很好的感光效果,而且在光刻蚀过程结束之后,能够通过化学方法将其溶解并除去。

前工程——制作带有电路的芯片

涂抹光刻胶

买回来的硅圆片经过检查无破损后即可投入生产线上,前期可能还有各种成膜工艺,然后就进入到涂抹光刻胶环节。微影光刻工艺是一种图形影印技术,也是集成电路制造工艺中一项关键工艺。首先将光刻胶(感光性树脂)滴在硅晶圆片上,通过高速旋转均匀涂抹成光刻胶薄膜,并施加以适当的温度固化光刻胶薄膜。

光刻胶是一种对光线、温度、湿度十分敏感的材料,可以在光照后发生化学性质的改变,这是整个工艺的基础。

光刻蚀

这是目前的CPU制造过程当中工艺非常复杂的一个步骤,光刻蚀过程是使用一定波长的光在感光层中刻出相应的刻痕, 由此改变该处材料的化学特性。这项技术对于所用光的波长要求极为严格,需要使用短波长的紫外线和大曲率的透镜。刻蚀过程还会受到晶圆上的污点的影响。每一步刻蚀都是一个复杂而精细的过程。

当这些刻蚀工作全部完成之后,晶圆被翻转过来。短波长光线透过石英模板上镂空的刻痕照射到晶圆的感光层上,然后撤掉光线和模板。通过化学方法除去暴露在外边的感光层物质,而二氧化硅马上在陋空位置的下方生成。

光刻胶(Photo Resist):图中蓝色部分就是在晶圆旋转过程中浇上去的光刻胶液体,类似制作传统胶片的那种。晶圆旋转可以让光刻胶铺的非常薄、非常平。

就单项技术工艺来说,光刻工艺环节是最为复杂的,成本最为高昂的。因为光刻模板、透镜、光源共同决定了“印”在光刻胶上晶体管的尺寸大小。

将涂好光刻胶的晶圆放入步进重复曝光机的曝光装置中进行掩模图形的“复制”。掩模中有预先设计好的电路图案,紫外线透过掩模经过特制透镜折射后,在光刻胶层上形成掩模中的电路图案。一般来说在晶圆上得到的电路图案是掩模上的图案1/10、1/5、1/4,因此步进重复曝光机也称为“缩小投影曝光装置”。

一般来说,决定步进重复曝光机性能有两大要素:一个是光的波长,另一个是透镜的数值孔径。如果想要缩小晶圆上的晶体管尺寸,就需要寻找能合理使用的波长更短的光(EUV,极紫外线)和数值孔径更大的透镜(受透镜材质影响,有极限值)。

由此进入50-200纳米尺寸的晶体管级别。一块晶圆上可以切割出数百个处理器,不过从这里开始把视野缩小到其中一个上,展示如何制作晶体管等部 件。晶体管相当于开关,控制着电流的方向。现在的晶体管已经如此之小,一个针头上就能放下大约3000万个。

溶解光刻胶

对曝光后的晶圆进行显影处理。以正光刻胶为例,喷射强碱性显影液后,经紫外光照射的光刻胶会发生化学反应,在碱溶液作用下发生化学反应,溶解于显影液中,而未被照射到的光刻胶图形则会完整保留。显影完毕后,要对晶圆表面的进行冲洗,送入烘箱进行热处理,蒸发水分以及固化光刻胶。

蚀刻

将晶圆浸入内含蚀刻药剂的特制刻蚀槽内,可以溶解掉暴露出来的晶圆部分,而剩下的光刻胶保护着不需要蚀刻的部分。期间施加超声振动,加速去除晶圆表面附着的杂质,防止刻蚀产物在晶圆表面停留造成刻蚀不均匀。

清除光刻胶

通过氧等离子体对光刻胶进行灰化处理,去除所有光刻胶。此时就可以完成第一层设计好的电路图案。

光刻胶

再次浇上光刻胶(蓝色部分),然后光刻,并洗掉曝光的部分,剩下的光刻胶还是用来保护不会离子注入的那部分材料。由于现在的晶体管已经3D FinFET设计,不可能一次性就能制作出所需的图形,需要重复之前的步骤进行处理,中间还会有各种成膜工艺(绝缘膜、金属膜)参与到其中,以获得最终的3D晶体管。

离子注入(Ion Implantation)

在真空系统中,用经过加速的、要掺杂的原子的离子照射(注入)固体材料,从而在被注入的区域形成特殊的注入层,并改变这些区 域的硅的导电性。经过电场加速后,注入的离子流的速度可以超过30万千米每小时。

在特定的区域,有意识地导入特定杂质的过程称为“杂质扩散”。通过杂质扩散可以控制导电类型(P结、N结)之外,还可以用来控制杂质浓度以及分布。

现在一般采用离子注入法进行杂质扩散,在离子注入机中,将需要掺杂的导电性杂质导入电弧室,通过放电使其离子化,经过电场加速后,将数十到数千keV能量的离子束由晶圆表面注入。离子注入完毕后的晶圆还需要经过热处理,一方面利用热扩散原理进一步将杂质“压入”硅中,另一方面恢复晶格完整性,活化杂质电气特性。

离子注入法

离子注入法具有加工温度低,可均匀、大面积注入杂质,易于控制等优点,因此成为超大规模集成电路中不可缺少的工艺。

清除光刻胶

完成离子注入后,可以清除掉选择性掺杂残留下来的光刻胶掩模。此时,单晶硅内部一小部分硅原子已经被替换成“杂质”元素,从而产生可自由电子或空穴。

左:硅原子结构;中:掺杂砷,多出自由电子;右:掺杂硼,形成电子空穴

而注入区域(绿色部分)也已掺杂,注入了不同的原子。注意这时候的绿色和之前已经有所不同。

绝缘层处理

此时晶体管雏形已经基本完成,利用气相沉积法,在硅晶圆表面全面地沉积一层氧化硅膜,形成绝缘层。同样利用光刻掩模技术在层间绝缘膜上开孔,以便引出导体电极。

在绝缘材(品红色)上蚀刻出三个孔洞,并填充铜,以便和其它晶体管互连。

沉淀铜层

利用溅射沉积法,在晶圆整个表面上沉积布线用的铜层,继续使用光刻掩模技术对铜层进行雕刻,形成场效应管的源极、漏极、栅极。最后在整个晶圆表面沉积一层绝缘层以保护晶体管。

电镀:在晶圆上电镀一层硫酸铜,将铜离子沉淀到晶体管上。铜离子会从正极(阳极)走向负极(阴极)。

铜层:电镀完成后,铜离子沉积在晶圆表面,形成一个薄薄的铜层。

抛光

将多余的铜抛光掉,也就是磨光晶圆表面。

构建晶体管之间连接电路

经过漫长的工艺,数以十亿计的晶体管已经制作完成。剩下的就是如何将这些晶体管连接起来的问题了。同样是先形成一层铜层,然后光刻掩模、蚀刻开孔等精细 *** 作,再沉积下一层铜层......,这样的工序反复进行多次,这要视乎芯片的晶体管规模、复制程度而定。最终形成极其复杂的多层连接电路网络。

金属层:晶体管级别,六个晶体管的组合,大约500纳米。在不同晶体管之间形成复合互连金属层,具体布局取决于相应处理器所需要的不同功能性。芯片表面看 起来异常平滑,但事实上可能包含20多层复杂的电路,放大之后可以看到极其复杂的电路网络,形如未来派的多层高速公路系统。

后工程——从划片到成品销售

晶圆级测试

前工程与后工程之间,夹着一个Good-Chip/Wafer检测工程,简称G/W检测。目的在于检测每一块晶圆上制造的一个个芯片是否合格。通常会使用探针与IC的电极焊盘接触进行检测,传输预先编订的输入信号,检测IC输出端的信号是否正常,以此确认芯片是否合格。

由于目前IC制造广泛采用冗余度设计,即便是“不合格”芯片,也可以采用冗余单元置换成合格品,只需要使用激光切断预先设计好的熔断器即可。当然,芯片有着无法挽回的严重问题,将会被标记上丢弃标签。

内核级别,大约10毫米/0.5英寸。图中是晶圆的局部,正在接受第一次功能性测试,使用参考电路图案和每一块芯片进行对比。

晶圆切片(Slicing)

IC内核在晶圆上制作完成并通过检测后后,就进入了划片阶段。划片使用的划刀是粘附有金刚石颗粒的极薄的圆片刀,其厚度仅为人类头发的1/3。将晶圆上的每一个IC芯片切划下来,形成一个内核Die。

裂片完成后还会对芯片进行外观检查,一旦有破损和伤痕就会抛弃,前期G/W检查时发现的瑕疵品也将一并去除。

晶圆级别,300毫米/12英寸。将晶圆切割成块,每一块就是一个处理器的内核(Die)。

丢弃瑕疵内核:晶圆级别。测试过程中发现的有瑕疵的内核被抛弃,留下完好的准备进入下一步。

单个内核:内核级别。从晶圆上切割下来的单个内核,这里展示的是Core i7的核心。

封装:封装级别,20毫米/1英寸。衬底(基片)、内核、散热片堆叠在一起,就形成了我们看到的处理器的样子。衬底(绿色)相当于一个底座,并为处理器内核提供电气与机械界面,便于与PC系统的其它部分交互。散热片(银色)就是负责内核散热的了。

芯片进行检测完成后只能算是一个半成品,因为不能被消费者直接使用。还需要经过装片作业,将内核装配固定到基片电路上。装片作业全程由于计算机控制的自动固晶机进行精细化 *** 作。

等级测试

CPU制造完成后,还会进行一次全面的测试。测试出每一颗芯片的稳定频率、功耗、发热,如果发现芯片内部有硬件性缺陷,将会做硬件屏蔽措施,因此划分出不同等级类型CPU,例如Core i7、i5、i3。这里说明一下,高中低档的cpu制作成本是一样的,只是最后测试时,性能高的就是高端,性能低的就是入门级。

装箱:根据等级测试结果将同样级别的处理器放在一起装运。

零售包装:制造、测试完毕的处理器要么批量交付给OEM厂商,要么放在包装盒里进入零售市场。

当CPU被放进包装盒之前,一般还要进行最后一次测试,以确保之前的工作准确无误。根据前面确定的最高运行频率不同,它们被放进不同的包装,销往世界各地。

简介

半导体器件(semiconductor device)通常,利用不同的半导体材料、采用不同的工艺和几何结构,已研制出种类繁多、功能用途各异的多种晶体二极体,晶体二极体的频率覆盖范围可从低频、高频、微波、毫米波、红外直至光波。三端器件一 般是有源器件,典型代表是各种电晶体(又称晶体三极体)。电晶体又可以分为双极型电晶体和场效应电晶体两 类。根据用途的不同,电晶体可分为功率电晶体微波电晶体和低噪声电晶体。除了作为放大、振荡、开关用的 一般电晶体外,还有一些特殊用途的电晶体,如光电晶体、磁敏电晶体,场效应感测器等。这些器件既能把一些 环境因素的信息转换为电信号,又有一般电晶体的放大作用得到较大的输出信号。此外,还有一些特殊器件,如单结电晶体可用于产生锯齿波,可控矽可用于各种大电流的控制电路,电荷耦合器件可用作摄橡器件或信息存 储器件等。在通信和雷达等军事装备中,主要靠高灵敏度、低噪声的半导体接收器件接收微弱信号。随着微波 通信技术的迅速发展,微波半导件低噪声器件发展很快,工作频率不断提高,而噪声系数不断下降。微波半导体 器件由于性能优异、体积小、重量轻和功耗低等特性,在防空反导、电子战、C(U3)I等系统中已得到广泛的套用 。

分类 晶体二极体

晶体二极体的基本结构是由一块 P型半导体和一块N型半导体结合在一起形成一个 PN结。在PN结的交界面处,由于P型半导体中的空穴和N型半导体中的电子要相互向对方扩散而形成一个具有空间电荷的偶极层。这偶极层阻止了空穴和电子的继续扩散而使PN结达到平衡状态。当PN结的P端(P型半导体那边)接电源的正极而另一端接负极时,空穴和电子都向偶极层流动而使偶极层变薄,电流很快上升。如果把电源的方向反过来接,则空穴和电子都背离偶极层流动而使偶极层变厚,同时电流被限制在一个很小的饱和值内(称反向饱和电流)。因此,PN结具有单向导电性。此外,PN结的偶极层还起一个电容的作用,这电容随着外加电压的变化而变化。在偶极层内部电场很强。当外加反向电压达到一定阈值时,偶极层内部会发生雪崩击穿而使电流突然增加几个数量级。利用PN结的这些特性在各种套用领域内制成的二极体有:整流二极体、检波二极体、变频二极体、变容二极体、开关二极体、稳压二极体(曾讷二极体)、崩越二极体(碰撞雪崩渡越二极体)和俘越二极体(俘获电浆雪崩渡越时间二极体)等。此外,还有利用PN结特殊效应的隧道二极体,以及没有PN结的肖脱基二极体和耿氏二极体等。

双极型电晶体

它是由两个PN结构成,其中一个PN结称为发射结,另一个称为集电结。两个结之间的一薄层半导体材料称为基区。接在发射结一端和集电结一端的两个电极分别称为发射极和集电极。接在基区上的电极称为基极。在套用时,发射结处于正向偏置,集电极处于反向偏置。通过发射结的电流使大量的少数载流子注入到基区里,这些少数载流子靠扩散迁移到集电结而形成集电极电流,只有极少量的少数载流子在基区内复合而形成基极电流。集电极电流与基极电流之比称为共发射极电流放大系数?。在共发射极电路中,微小的基极电流变化可以控制很大的集电极电流变化,这就是双极型电晶体的电流放大效应。双极型电晶体可分为NPN型和PNP型两类。

场效应电晶体

它依靠一块薄层半导体受横向电场影响而改变其电阻(简称场效应),使具有放大信号的功能。这薄层半导体的两端接两个电极称为源和漏。控制横向电场的电极称为栅。

根据栅的结构,场效应电晶体可以分为三种:

①结型场效应管(用PN结构成栅极)

②MOS场效应管(用金属-氧化物-半导体构成栅极,见金属-绝缘体-半导体系统)

③MES场效应管(用金属与半导体接触构成栅极)其中MOS场效应管使用最广泛。尤其在大规模积体电路的发展中,MOS大规模积体电路具有特殊的优越性。MES场效应管一般用在GaAs微波电晶体上。

在MOS器件的基础上,又发展出一种电荷耦合器件 (CCD),它是以半导体表面附近存储的电荷作为信息,控制表面附近的势阱使电荷在表面附近向某一方向转移。这种器件通常可以用作延迟线和存储器等配上光电二极体列阵,可用作摄像管。

命名方法

中国半导体器件型号命名方法

半导体器件型号由五部分(场效应器件、半导体特殊器件、复合管、PIN型管、雷射器件的型号命名只有第三、四、五部分)组成。五个部分意义如下:

第一部分:用数字表示半导体器件有效电极数目。2-二极体、3-三极体

第二部分:用汉语拼音字母表示半导体器件的材料和极性。表示二极体时:A-N型锗材料、B-P型锗材料、C-N型矽材料、D-P型矽材料。表示三极体时:A-PNP型锗材料、B-NPN型锗材料、C-PNP型矽材料、D-NPN型矽材料。

第三部分:用汉语拼音字母表示半导体器件的类型。P-普通管、V-微波管、W-稳压管、C-参量管、Z-整流管、L-整流堆、S-隧道管、N-阻尼管、U-光电器件、K-开关管、X-低频小功率管(F<3MHz,Pc3MHz,Pc<1W)、D-低频大功率管(f1W)、A-高频大功率管(f>3MHz,Pc>1W)、T-半导体晶闸管(可控整流器)、Y-体效应器件、B-雪崩管、J-阶跃恢复管、CS-场效应管、BT-半导体特殊器件、FH-复合管、PIN-PIN型管、JG-雷射器件。

第四部分:用数字表示序号

第五部分:用汉语拼音字母表示规格号

例如:3DG18表示NPN型矽材料高频三极体

日本半导体分立器件型号命名方法

日本生产的半导体分立器件,由五至七部分组成。通常只用到前五个部分,其各部分的符号意义如下:

第一部分:用数字表示器件有效电极数目或类型。0-光电(即光敏)二极体三极体及上述器件的组合管、1-二极体、2三极或具有两个pn结的其他器件、3-具有四个有效电极或具有三个pn结的其他器件、┄┄依此类推。

第二部分:日本电子工业协会JEIA注册标志。S-表示已在日本电子工业协会JEIA注册登记的半导体分立器件。

第三部分:用字母表示器件使用材料极性和类型。A-PNP型高频管、B-PNP型低频管、C-NPN型高频管、D-NPN型低频管、F-P控制极可控矽、G-N控制极可控矽、H-N基极单结电晶体、J-P沟道场效应管、K-N 沟道场效应管、M-双向可控矽。

第四部分:用数字表示在日本电子工业协会JEIA登记的顺序号。两位以上的整数-从"11"开始,表示在日本电子工业协会JEIA登记的顺序号不同公司的性能相同的器件可以使用同一顺序号数字越大,越是产品。

第五部分: 用字母表示同一型号的改进型产品标志。A、B、C、D、E、F表示这一器件是原型号产品的改进产品。

美国半导体分立器件型号命名方法

美国电晶体或其他半导体器件的命名法较混乱。美国电子工业协会半导体分立器件命名方法如下:

第一部分:用符号表示器件用途的类型。JAN-军级、JANTX-特军级、JANTXV-超特军级、JANS-宇航级、(无)-非军用品。

第二部分:用数字表示pn结数目。1-二极体、2=三极体、3-三个pn结器件、n-n个pn结器件。

第三部分:美国电子工业协会(EIA)注册标志。N-该器件已在美国电子工业协会(EIA)注册登记。

第四部分:美国电子工业协会登记顺序号。多位数字-该器件在美国电子工业协会登记的顺序号。

第五部分:用字母表示器件分档。A、B、C、D、┄┄-同一型号器件的不同档别。如:JAN2N3251A表示PNP矽高频小功率开关三极体,JAN-军级、2-三极体、N-EIA 注册标志、3251-EIA登记顺序号、A-2N3251A档。

国际电子联合会半导体器件型号命名方法

德国、法国、义大利、荷兰、比利时等欧洲国家以及匈牙利、罗马尼亚、南斯拉夫、波兰等东欧国家,大都采用国际电子联合会半导体分立器件型号命名方法。这种命名方法由四个基本部分组成,各部分的符号及意义如下:

第一部分:用字母表示器件使用的材料。A-器件使用材料的禁频宽度Eg=0.6~1.0eV 如锗、B-器件使用材料的Eg=1.0~1.3eV 如矽、C-器件使用材料的Eg>1.3eV 如砷化镓、D-器件使用材料的Eg<0.6eV 如锑化铟、E-器件使用复合材料及光电池使用的材料

第二部分:用字母表示器件的类型及主要特征。A-检波开关混频二极体、B-变容二极体、C-低频小功率三极体、D-低频大功率三极体、E-隧道二极体、F-高频小功率三极体、G-复合器件及其他器件、H-磁敏二极体、K-开放磁路中的霍尔元件、L-高频大功率三极体、M-封闭磁路中的霍尔元件、P-光敏器件、Q-发光器件、R-小功率晶闸管、S-小功率开关管、T-大功率晶闸管、U-大功率开关管、X-倍增二极体、Y-整流二极体、Z-稳压二极体。

第三部分:用数字或字母加数字表示登记号。三位数字-代表通用半导体器件的登记序号、一个字母加二位数字-表示专用半导体器件的登记序号。

第四部分:用字母对同一类型号器件进行分档。A、B、C、D、E┄┄-表示同一型号的器件按某一参数进行分档的标志。

除四个基本部分外,有时还加后缀,以区别特性或进一步分类。常见后缀如下:

1、稳压二极体型号的后缀。其后缀的第一部分是一个字母,表示稳定电压值的容许误差范围,字母A、B、C、D、E分别表示容许误差为±1%、±2%、±5%、±10%、±15%其后缀第二部分是数字,表示标称稳定电压的整数数值后缀的第三部分是字母V,代表小数点,字母V之后的数字为稳压管标称稳定电压的小数值。

2、整流二极体后缀是数字,表示器件的最大反向峰值耐压值,单位是伏特。

3、晶闸管型号的后缀也是数字,通常标出最大反向峰值耐压值和最大反向关断电压中数值较小的那个电压值。

如:BDX51-表示NPN矽低频大功率三极体,AF239S-表示PNP锗高频小功率三极体。

积体电路

把晶体二极体、三极体以及电阻电容都制作在同一块矽晶片上,称为积体电路。一块矽晶片上集成的元件数小于 100个的称为小规模积体电路,从 100个元件到1000 个元件的称为中规模积体电路,从1000 个元件到100000 个元件的称为大规模积体电路,100000 个元件以上的称为超大规模积体电路。积体电路是当前发展计算机所必需的基础电子器件。许多工业先进国家都十分重视积体电路工业的发展。积体电路的集成度以每年增加一倍的速度在增长。每个晶片上集成256千位的MOS随机存储器已研制成功,正在向1兆位 MOS随机存储器探索。

光电器件 光电探测器

光电探测器的功能是把微弱的光信号转换成电信号,然后经过放大器将电信号放大,从而达到检测光信号的目的。光敏电阻是最早发展的一种光电探测器。它利用了半导体受光照后电阻变小的效应。此外,光电二极体、光电池都可以用作光电探测元件。十分微弱的光信号,可以用雪崩光电二极体来探测。它是把一个PN结偏置在接近雪崩的偏压下,微弱光信号所激发的少量载流子通过接近雪崩的强场区,由于碰撞电离而数量倍增,因而得到一个较大的电信号。除了光电探测器外,还有与它类似的用半导体制成的粒子探测器。

半导体发光二极体

半导体发光二极体的结构是一个PN结,它正向通电流时,注入的少数载流子靠复合而发光。它可以发出绿光、黄光、红光和红外线等。所用的材料有 GaP、GaAs、GaAs1-xPx、Ga1-xAlxAs、In1-xGaxAs1-yPy等。

半导体雷射器

如果使高效率的半导体发光管的发光区处在一个光学谐振腔内,则可以得到雷射输出。这种器件称为半导体雷射器或注入式雷射器。最早的半导体雷射器所用的PN结是同质结,以后采用双异质结结构。双异质结雷射器的优点在于它可以使注入的少数载流子被限制在很薄的一层有源区内复合发光,同时由双异质结结构组成的光导管又可以使产生的光子也被限制在这层有源区内。因此双异质结雷射器有较低的阈值电流密度,可以在室温下连续工作。

光电池

当光线投射到一个PN结上时,由光激发的电子空穴对受到PN结附近的内在电场的作用而向相反方向分离,因此在PN结两端产生一个电动势,这就成为一个光电池。把日光转换成电能的日光电池很受人们重视。最先套用的日光电池都是用矽单晶制造的,成本太高,不能大量推广使用。国际上都在寻找成本低的日光电池,用的材料有多晶矽和无定形矽等。

其它

利用半导体的其他特性做成的器件还有热敏电阻、霍耳器件、压敏元件、气敏电晶体和表面波器件等。

未来发展

今年是摩尔法则(Moore'slaw)问世50周年,这一法则的诞生是半导体技术发展史上的一个里程碑。

这50年里,摩尔法则成为了信息技术发展的指路明灯。计算机从神秘不可近的庞然大物变成多数人都不可或缺的工具,信息技术由实验室进入无数个普通家庭,网际网路将全世界联系起来,多媒体视听设备丰富著每个人的生活。这一法则决定了信息技术的变化在加速,产品的变化也越来越快。人们已看到,技术与产品的创新大致按照它的节奏,超前者多数成为先锋,而落后者容易被淘汰。

这一切背后的动力都是半导体晶片。如果按照旧有方式将电晶体、电阻和电容分别安装在电路板上,那么不仅个人电脑和移动通信不会出现,连基因组研究、计算机辅助设计和制造等新科技更不可能问世。有关专家指出,摩尔法则已不仅仅是针对晶片技术的法则不久的将来,它有可能扩展到无线技术、光学技术、感测器技术等领域,成为人们在未知领域探索和创新的指导思想。

毫无疑问,摩尔法则对整个世界意义深远。不过,随着电晶体电路逐渐接近性能极限,这一法则将会走到尽头。摩尔法则何时失效?专家们对此众说纷纭。早在1995年在芝加哥举行信息技术国际研讨会上,美国科学家和工程师杰克·基尔比表示,5纳米处理器的出现或将终结摩尔法则。中国科学家和未来学家周海中在此次研讨会上预言,由于纳米技术的快速发展,30年后摩尔法则很可能就会失效。2012年,日裔美籍理论物理学家加来道雄在接受智囊网站采访时称,"在10年左右的时间内,我们将看到摩尔法则崩溃。"前不久,摩尔本人认为这一法则到2020年的时候就会黯然失色。一些专家指出,即使摩尔法则寿终正寝,信息技术前进的步伐也不会变慢。

图书信息

书 名: 半导体器件

作 者:布伦南高建军刘新宇

出版社:机械工业出版社

出版时间: 2010年05月

ISBN: 9787111298366

定价: 36元

内容简介

《半导体器件:计算和电信中的套用》从半导体基础开始,介绍了电信和计算产业中半导体器件的发展现状,在器件方面为电子工程提供了坚实的基础。内容涵盖未来计算硬体和射频功率放大器的实现方法,阐述了计算和电信的发展趋势和系统要求对半导体器件的选择、设计及工作特性的影响。

《半导体器件:计算和电信中的套用》首先讨论了半导体的基本特性接着介绍了基本的场效应器件MODFET和M0SFET,以及器件尺寸不断缩小所带来的短沟道效应和面临的挑战最后讨论了光波和无线电信系统中半导体器件的结构、特性及其工作条件。

作者简介

Kevin F Brennan曾获得美国国家科学基金会的青年科学家奖。2002年被乔治亚理工大学ECE学院任命为杰出教授,同年还获得特别贡献奖,以表彰他对研究生教育所作出的贡献。2003年,他获得乔治亚理工大学教职会员最高荣誉--杰出教授奖。他还是IEEE电子器件学会杰出讲师。

图书目录

译者序

前言

第1章 半导体基础

1.1 半导体的定义

1.2 平衡载流子浓度与本征材料

1.3 杂质半导体材料

思考题

第2章 载流子的运动

2.1 载流子的漂移运动与扩散运动

2.2 产生-复合

2.3 连续性方程及其解

思考题

第3章 结

3.1 处于平衡状态的pn结

3.2 不同偏压下的同质pn结

3.3 理想二极体行为的偏离

3.4 载流子的注入、拉出、电荷控制分析及电容

3.5 肖特基势垒

思考题

第4章 双极结型电晶体

4.1 BJT工作原理

4.2 BJT的二阶效应

4.2.1 基区漂移

4.2.2 基区宽度调制/Early效应

4.2.3 雪崩击穿

4.3 BJT的高频特性

思考题

第5章结型场效应电晶体和金属半导体场效应电晶体

5.1 JFE


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/7131490.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-04-02
下一篇 2023-04-02

发表评论

登录后才能评论

评论列表(0条)

保存