通常根据在绝缘体上的硅膜厚度将SOI分成薄膜全耗尽FD(Fully Depleted)结构和厚膜部分耗尽PD(Partially Depleted)结构。由于SOI的介质隔离,制作在厚膜SOI结构上的器件正、背界面的耗尽层之间不互相影响,在它们中间存在一中性体区,这一中性体区的存在使得硅体处于电学浮空状态,产生了两个明显的寄生效应,一个是"翘曲效应"即Kink 效应,另一个是器件源漏之间形成的基极开路NPN寄生晶体管效应。如果将这一中性区经过一体接触接地,则厚膜器件工作特性便和体硅器件特性几乎完全相同。而基于薄膜SOI结构的器件由于硅膜的全部耗尽完全消除"翘曲效应",且这类器件具有低电场、高跨导、良好的短沟道特性和接近理想的亚阈值斜率等优点。因此薄膜全耗尽FDSOI应该是非常有前景的SOI结构。
目前比较广泛使用且比较有发展前途的SOI的材料主要有注氧隔离的SIMOX(Seperation by Implanted Oxygen)材料、硅片键合和反面腐蚀的BESOI(Bonding-Etchback SOI)材料和将键合与注入相结合的Smart Cut SOI材料。在这三种材料中,SIMOX适合于制作薄膜全耗尽超大规模集成电路,BESOI材料适合于制作部分耗尽集成电路,而Smart Cut材料则是非常有发展前景的SOI材料,它很有可能成为今后SOI材料的主流。
将某一特定晶向的Si seed(种子,通常为一小的晶棒)棒插入熔融状态Si下,并慢慢向上拉起晶棒,一根和seed相同晶向的晶柱就被生产出来,晶柱的直径可以通过控制向上拉的速度等工艺变量来控制.将晶柱切割成很多的一小片,wafer就被制造出来了.晶柱两头无法切割成可用的wafer的部分可被称为头尾料.初步切割出来的wafer,表面通常比较粗糙,无法用作晶圆生产,因而通常都在后续工艺中进行抛光,抛光片的名词就由此而来.针对不同晶圆制造要求,通常需要向粗制晶圆内掺杂一些杂质,如P,B等,以改变其阻值,因而就有了低阻,高阻,重掺等名词.镀膜片可以理解为外延片Epi,是针对特定要求的半导体device而制定的wafer,通常是在高端IC和特殊IC上使用,如绝缘体上Si(SOI)等. 在晶圆IC的生产过程中,需要一些wafer来测试生产设备的工艺状态,如particle水平,蚀刻率,缺陷率等,这些wafer通常叫做控片,控片也用来随正常生产批一起工艺以测试某一工艺的质量状况,如CVD膜厚等.生产设备在维护或维修后,立即工艺生产批的wafer,容易造成报废,因而通常要用一些非常低成本的wafer来运行工艺以确定维护或修理工作的质量,这类wafer通常叫做dummy wafer,当然有的时候dummy wafer也会用在正常生产过程中,如某些机台必须要求一定数量的wafer才能工艺,不足的就用dummy wafer补足,而有的机台必须在工艺一定数量的wafer后进行某一形式的dummy run,否则工艺质量无法保证等等诸如此类的很多wafer都可以叫做dummy. 挡片基本上可以视为dummy wafer的一种. dummy wafer,控片,挡片等通常都是可以回收利用的.硅片,是制作集成电路的重要材料,通过对硅片进行光刻、离子注入等手段,可以制成各种半导体器件。用硅片制成的芯片有着惊人的运算能力。科学技术的发展不断推动着半导体的发展。自动化和计算机等技术发展,使硅片(集成电路)这种高技术产品的造价已降到十分低廉的程度。这使得硅片已广泛应用于航空航天、工业、农业和国防,甚至悄悄进入每一个家庭。
SOI(硅技术)
SOI全称为Silicon-On-Insulator,即绝缘衬底上的硅,该技术是在顶层硅和背衬底之间引入了一层埋氧化层。
SOI材料具有了体硅所无法比拟的优点:可以实现集成电路中元器件的介质隔离,彻底消除了体硅CMOS电路中的寄生闩锁效应;采用这种材料制成的集成电路还具有寄生电容小、集成密度高、速度快、工艺简单、短沟道效应小及特别适用于低压低功耗电路等优势,因此可以说SOI将有可能成为深亚微米的低压、低功耗集成电路的主流技术。此外,SOI材料还被用来制造MEMS光开关,如利用体微机械加工技术。
扩展资料:
SOI应用范围
除了特异的优点,在集成电路中使用外,还被用于微光机电MEMS系统的制造,如3D反射镜阵列开关。该反射镜是在SOI衬底的活性层中形成可动反射镜,与另一台阶状电极的衬底连接而成。由于使用单晶硅衬底,且在可动反射镜,直径500微米,的上下面上对称的以同一条件而形成反射膜等,因此,具有10纳米级的翘曲与数十纳米的表面粗糙度。
参考资料来源:百度百科-硅
参考资料来源:百度百科-硅技术
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)