晶圆是制造半导体芯片的基本材料,半导体集成电路最主要的原料是硅,因此对应的就是硅晶圆。
硅在自然界中以硅酸盐或二氧化硅的形式广泛存在于岩石、砂砾中,硅晶圆的制造可以归纳为三个基本步骤:硅提炼及提纯、单晶硅生长、晶圆成型。
首先是硅提纯,将沙石原料放入一个温度约为2000 ℃,并且有碳源存在的电弧熔炉中,在高温下,碳和沙石中的二氧化硅进行化学反应(碳与氧结合,剩下硅),得到纯度约为98%的纯硅,又称作冶金级硅,这对微电子器件来说不够纯,因为半导体材料的电学特性对杂质的浓度非常敏感,因此对冶金级硅进行进一步提纯:将粉碎的冶金级硅与气态的氯化氢进行氯化反应,生成液态的硅烷,然后通过蒸馏和化学还原工艺,得到了高纯度的多晶硅,其纯度高达99.999999999%,成为电子级硅。
接下来是单晶硅生长,最常用的方法叫直拉法。如下图所示,高纯度的多晶硅放在石英坩埚中,并用外面围绕着的石墨加热器不断加热,温度维持在大约1400 ℃,炉中的空气通常是惰性气体,使多晶硅熔化,同时又不会产生不需要的化学反应。为了形成单晶硅,还需要控制晶体的方向:坩埚带着多晶硅熔化物在旋转,把一颗籽晶浸入其中,并且由拉制棒带着籽晶作反方向旋转,同时慢慢地、垂直地由硅熔化物中向上拉出。熔化的多晶硅会粘在籽晶的底端,按籽晶晶格排列的方向不断地生长上去。因此所生长的晶体的方向性是由籽晶所决定的,在其被拉出和冷却后就生长成了与籽晶内部晶格方向相同的单晶硅棒。用直拉法生长后,单晶棒将按适当的尺寸进行切割,然后进行研磨,将凹凸的切痕磨掉,再用化学机械抛光工艺使其至少一面光滑如镜,晶圆片制造就完成了。
单晶硅棒的直径是由籽晶拉出的速度和旋转速度决定的,一般来说,上拉速率越慢,生长的单晶硅棒直径越大。而切出的晶圆片的厚度与直径有关,虽然半导体器件的制备只在晶圆的顶部几微米的范围内完成,但是晶圆的厚度一般要达到1 mm,才能保证足够的机械应力支撑,因此晶圆的厚度会随直径的增长而增长。
晶圆制造厂把这些多晶硅融解,再在融液里种入籽晶,然后将其慢慢拉出,以形成圆柱状的单晶硅晶棒,由于硅晶棒是由一颗晶面取向确定的籽晶在熔融态的硅原料中逐渐生成,此过程称为“长晶”。硅晶棒再经过切段,滚磨,切片,倒角,抛光,激光刻,包装后,即成为集成电路工厂的基本原料——硅晶圆片,这就是“晶圆”。
晶圆制造工艺 溅镀第一层金属利用光刻技术留出金属接触洞,溅镀钛+ 氮化钛+ 铝+ 氮化钛等多层金属膜。离子刻蚀出布线结构,并用PECVD 在上面沉积一层SiO2 介电质。并用SOG (spin on glass) 使表面平坦,加热去除SOG 中的溶剂。然后再沉积一层介电质,为沉积第二层金属作准备。
(1) 薄膜的沉积方法根据其用途的不同而不同,厚度通常小于1um 。有绝缘膜、半导体薄膜、金属薄膜等各种各样的薄膜。薄膜的沉积法主要有利用化学反应的CVD(chemical vapor deposition)法以及物理现象的PVD(physical vapor deposition)法两大类。CVD 法有外延生长法、HCVD ,PECVD 等。PVD 有溅射法和真空蒸发法。一般而言,PVD 温度低,没有毒气问题;CVD 温度高,需达到1000 oC 以上将气体解离,来产生化学作用。PVD 沉积到材料表面的附着力较CVD 差一些,PVD 适用于在光电产业,而半导体制程中的金属导电膜大多使用PVD 来沉积,而其他绝缘膜则大多数采用要求较严谨的CVD 技术。以PVD 被覆硬质薄膜具有高强度,耐腐蚀等特点。
(2) 真空蒸发法(Evaporation Deposition )采用电阻加热或感应加热或者电子束等加热法将原料蒸发淀积到基片上的一种常用的成膜方法。蒸发原料的分子(或原子)的平均自由程长(10 -4 Pa 以下,达几十米),所以在真空中几乎不与其他分子碰撞可直接到达基片。到达基片的原料分子不具有表面移动的能量,立即凝结在基片的表面,所以,在具有台阶的表面上以真空蒸发法淀积薄膜时,一般,表面被覆性(覆盖程度)是不理想的。但若可将Crambo真空抽至超高真空(<10 – 8 torr ),并且控制电流,使得欲镀物以一颗一颗原子蒸镀上去即成所谓分子束磊晶生长(MBE :Molecular Beam Epitaxy )。
(3) 溅镀(Sputtering Deposition ) 所谓溅射是用高速粒子(如氩离子等)撞击固体表面,将固体表面的原子撞击出来,利用这一现象来形成薄膜的技术即让等离子体中的离子加速,撞击原料靶材,将撞击出的靶材原子淀积到对面的基片表面形成薄膜。溅射法与真空蒸发法相比有以下的特点:台阶部分的被覆性好,可形成大面积的均质薄膜,形成的薄膜,可获得和化合物靶材同一成分的薄膜,可获得绝缘薄膜和高熔点材料的薄膜,形成的薄膜和下层材料具有良好的密接性能。因而,电极和布线用的铝合金(Al-Si, Al-Si-Cu )等都是利用溅射法形成的。最常用的溅射法在平行平板电极间接上高频(13.56MHz )电源,使氩气(压力为1Pa )离子化,在靶材溅射出来的原子淀积到放到另一侧电极上的基片上。为提高成膜速度,通常利用磁场来增加离子的密度, 这种装置称为磁控溅射装置(magnetron sputter apparatus ),以高电压将通入惰性氩体游离,再藉由阴极电场加速吸引带正电的离子,撞击在阴极处的靶材,将欲镀物打出后沉积在基板上。一般均加磁场方式增加电子的游离路径,可增加气体的解离率,若靶材为金属,则使用DC 电场即可,若为非金属则因靶材表面累积正电荷,导致往后的正离子与之相斥而无法继续吸引正离子,所以改为RF 电场(因场的振荡频率变化太快,使正离子跟不上变化,而让RF-in 的地方呈现阴极效应)即可解决问题。 在计算机领域有一个人所共知的“摩尔定律”,它是英特尔公司创始人之一戈登·摩尔(Gordon Moore)于1965年在总结存储器芯片的增长规律时(据说当时在准备一个讲演)所使用的一份手稿。
“摩尔定律”通常是引用那些消息灵通人士的话来说就是:“在每一平方英寸硅晶圆上的晶体管数量每个12月番一番。”下面是摩尔在1965年的报纸上所引用的图:
摩尔在1965年的报纸上所引用的图
图中显示出晶体管密度每个12月增加一倍,然而,在摩尔的简短论著中并没有对这方面进行完整的论述。摩尔发表那篇论文的本意是为了探讨如何合理缩减集成电路晶体管体尺寸、降低制造成本的方法。更重要的是,他知道这种尺寸上的缩小将带来重要的意义:未来的集成电路将会更便宜、功能更多,可集成晶体管数量越多,从而使电子产品日趋廉价化、普及化,并终将对人类的生活、工作产生巨大影响。
在摩尔定律中提到减少成本是集成电路最大的吸引力之一,并且随着技术发展,集成化程度越高,低成本的优点更为明显。对于简单的电路来说,每个部件的费用与电路中所含晶体管的数量成反比关系。但同时,随着集成度的提高,电路复杂性也随之提高,由此带来的制造成本也将提高。当然,应该注意到摩尔的原作仅仅只有4页纸的篇幅,而现在的文章篇幅却长多了。这是因为我们所说的“摩尔定律”这一个名称其实并不是十分严谨,因为它其实并非科学或自然界的一个定律,而至多也仅仅是一个规律,用来描述由于不断改进的半导体生产工艺所带来的一个指数级增长的独特发展规律。
那么摩尔所提到的“最小元件成本的复杂性”究竟指什么呢?制造缺陷、制造成本与集成度之间又存在什么样的关系?让我们按照作者的本意来改写一下我们所熟知的“晶体管倍增定律”:使换算后每个晶体管制造成本达到最低的集成电路芯片所含的晶体管个数每年将倍增。
经过这样改写的摩尔定律,或许就更加地贴近摩尔先生的本意了。但是仅凭这样的一句话,仍然很难准确地表达增加集成度所带来的每元件成本下降与集成电路制造成本间的互动关系,因此,在下面,我们将详细地举例说明,以便大家更透彻地了解摩尔定律的本质。 大多数读者都已经知道每个芯片都是从硅晶圆中切割得来,因此将从芯片的生产过程开始讨论。下面,是一幅集成芯片的硅晶圆图像。(右边的硅晶圆是采用0.13微米制程P4所用的硅晶圆。)
通过使用化学、电路光刻制版技术,将晶体管蚀刻到硅晶圆之上,一旦蚀刻完成,单个的芯片被一块块地从晶圆上切割下来。
在硅晶圆图示中,用黄点标出的地方是表示这个地方存在一定缺陷,或是在硅晶圆被蚀刻入的晶体管起不了任何作用,这一切是由于制造技术限制而造成的,任何一个存在上面问题的芯片将因不能正常工作而被报废。上图中,一块硅晶圆中蚀刻了16个晶体管,但其中4个晶体管存在缺陷,因此我们就不得不把16个芯片中的4个报废掉(即占这块硅晶圆的1/4 )。如果这块硅晶圆代表我们生产过程中生产的所有硅晶圆,这意味着我们废品率就是1/4,这种情况将导致制造成本的上升。
在无法对现在的制造进程进行实质性改进的情况下,我们有两个方法来降低晶体管报废率从而增加当前75%的良品率。其一就是改进我们的生产制程、优化加工过程,降低每块硅晶圆上的晶圆坏点密度。不过在我们讨论如何减少坏点密度之前,我认为应该花一点时间来让大家了解一下半导体的2个基本生产参数—硅晶圆尺寸和蚀刻尺寸。
当一个半导体制造者建造一个新芯片生产工厂时,你将通常看到它在使用相关资料上使用这2个数字:硅晶圆尺寸和特性尺寸。硅晶圆尺寸是在半导体生产过程中硅晶圆使用的直径值。总的来说,一套特定的硅晶圆生产设备所能生产的硅晶圆尺寸是固定,因为对原设备进行改造来生产新尺寸的硅晶圆而花费资金是相当惊人的,这些费用几乎可以建造一个新的生产工厂。这样我们就无法随心所欲地增大晶圆尺寸。
你可能这样想像,硅晶圆尺寸越大越好,这样每块晶圆能生产更多的芯片。然而,硅晶圆有一个特性来限制制造商随意增加硅晶圆的尺寸,那就是在晶圆生产过程中,离晶圆中心越远就越容易出现坏点。因此从硅晶圆中心向外扩展,坏点数是呈上升趋势。半导体生产商们也总是致力于在尽量大的晶圆上控制坏点的数量,比如8086 CPU制造时最初所使用的晶圆尺寸是50mm,而现在英特尔已经开始使用300mm尺寸硅晶圆生产工厂生产新一代处理器。
至于蚀刻尺寸是制造设备在一个硅晶圆上所能蚀刻的一个最小尺寸。因此当你听见P4采用0.13微米制程时,这意味意指Pentium 4的晶体管尺寸最小可以做成0.13微米那么大,就是说这个加工厂在晶圆上所能蚀刻的最小晶体管尺寸是0.13微米。你将通常看见“蚀刻尺寸”和“晶体管尺寸”这两个术语是可以交换使用的,因为在一志集成电路上的最重要的特性就是晶体管。
8086有3u蚀刻尺寸,Pentium的蚀刻尺寸是0.8u,并且Pentium 4的蚀刻尺寸当前是0.13u,而目前英特尔的正在建造的硅晶圆厂能蚀刻0.09u的蚀刻尺寸。象硅晶圆尺寸一样,蚀刻尺寸也是被固定的,所有的硅晶圆制造厂都是按某几个特定的蚀刻尺寸来生产芯片。虽然在这篇文章中我们将进行关于蚀刻尺寸更多的谈论,但我们现在要指出的是—它是一个被固定的参数,也是不经常变化。下面我们将通过一个简单的例子,对硅晶圆尺寸和蚀刻尺寸进行更详细的说明。
芯片的制造过程可概分为晶圆处理工序(Wafer Fabrication)、晶圆针测工序(Wafer Probe)、构装工序(Packaging)。
测试工序(Initial Test and Final Test)等几个步骤。其中晶圆处理工序和晶圆针测工序为前段(Front End)工序,而构装工序、测试工序为后段(Back End)工序。
按照其制造技术可分为分立器件半导体、光电半导体、逻辑IC、模拟IC、存储器等大类,一般来说这些还会被再分成小类。
此外,IC除了在制造技术上的分类以外,还有以应用领域、设计方法等进行分类,最近虽然不常用。
但还有按照IC、LSI、VLSI(超大LSI)及其规模进行分类的方法。此外,还有按照其所处理的信号,可以分成模拟、数字、模拟数字混成及功能进行分类的方法。
晶圆处理工序:本工序的主要工作是在晶圆上制作电路及电子元件(如晶体管、电容、逻辑开关等),其处理程序通常与产品种类和所使用的技术有关。
但一般基本步骤是先将晶圆适当清洗,再在其表面进行氧化及化学气相沉积,然后进行涂膜、曝光、显影、蚀刻、离子植入、金属溅镀等反复步骤,最终在晶圆上完成数层电路及元件加工与制作。
扩展资料:
(1)元素半导体。元素半导体是指单一元素构成的半导体,其中对硅、锡的研究比较早。它是由相同元素组成的具有半导体特性的固体材料,容易受到微量杂质和外界条件的影响而发生变化。目前, 只有硅、锗性能好,运用的比较广,硒在电子照明和光电领域中应用。
硅在半导体工业中运用的多,这主要受到二氧化硅的影响,能够在器件制作上形成掩膜,能够提高半导体器件的稳定性,利于自动化工业生产。
(2)无机合成物半导体。无机合成物主要是通过单一元素构成半导体材料,当然也有多种元素构成的半导体材料,主要的半导体性质有I族与V、VI、VII族;II族与IV、V、VI、VII族;III族与V、VI族;IV族与IV、VI族。V族与VI族;
VI族与VI族的结合化合物,但受到元素的特性和制作方式的影响,不是所有的化合物都能够符合半导体材料的要求。这一半导体主要运用到高速器件中,InP制造的晶体管的速度比其他材料都高,主要运用到光电集成电路、抗核辐射器件中。 对于导电率高的材料,主要用于LED等方面。
参考资料来源:百度百科-半导体
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)