一般情况下,ND<NC或NA <NV;费米能级处于禁带之中。当ND≥NC或NA≥NV时,EF将与EC或EV重合,或进入导带或价带,此时的半导体称为简并半导体。也即,简并半导体是指:费米能级位于导带之中或与导带重合;费米能级位于价带之中或与价带重合。
选取EF = EC为简并化条件,得到简并时最小施主杂质浓度:
选取EF = Ev为简并化条件,得到简并时最小受主杂质浓度:
半导体发生简并时:
(1)ND ≥ NC;NA ≥ NV;
(2)ΔED越小,简并所需杂质浓度越小。
(3)简并时施主或受主没有充分电离。
(4)发生杂质带导电,杂质电离能减小,禁带宽度变窄。
扩展资料
半导体芯片的制造过程可以分为沙子原料(石英)、硅锭、晶圆、光刻,蚀刻、离子注入、金属沉积、金属层、互连、晶圆测试与切割、核心封装、等级测试、包装等诸多步骤,而且每一步里边又包含更多细致的过程。
1、沙子:硅是地壳内第二丰富的元素,而脱氧后的沙子(尤其是石英)最多包含25%的硅元素,以二氧化硅(SiO2)的形式存在,这也是半导体制造产业的基础。
2、硅熔炼:12英寸/300毫米晶圆级,下同。通过多步净化得到可用于半导体制造质量的硅,学名电子级硅(EGS),平均每一百万个硅原子中最多只有一个杂质原子。此图展示了是如何通过硅净化熔炼得到大晶体的,最后得到的就是硅锭。
3、单晶硅锭:整体基本呈圆柱形,重约100千克,硅纯度99.9999%。
4、硅锭切割:横向切割成圆形的单个硅片,也就是我们常说的晶圆(Wafer)。
5、晶圆:切割出的晶圆经过抛光后变得几乎完美无瑕,表面甚至可以当镜子。
6、光刻胶(Photo Resist):图中蓝色部分就是在晶圆旋转过程中浇上去的光刻胶液体,类似制作传统胶片的那种。晶圆旋转可以让光刻胶铺的非常薄、非常平。
7、光刻:光刻胶层随后透过掩模(Mask)被曝光在紫外线(UV)之下,变得可溶,期间发生的化学反应类似按下机械相机快门那一刻胶片的变化。掩模上印着预先设计好的电路图案,紫外线透过它照在光刻胶层上,就会形成微处理器的每一层电路图案。
8、溶解光刻胶:光刻过程中曝光在紫外线下的光刻胶被溶解掉,清除后留下的图案和掩模上的一致。
9、蚀刻:使用化学物质溶解掉暴露出来的晶圆部分,而剩下的光刻胶保护着不应该蚀刻的部分。
10、清除光刻胶:蚀刻完成后,光刻胶的使命宣告完成,全部清除后就可以看到设计好的电路图案。
再次光刻胶:再次浇上光刻胶(蓝色部分),然后光刻,并洗掉曝光的部分,剩下的光刻胶还是用来保护不会离子注入的那部分材料。
11、离子注入(Ion Implantation):在真空系统中,用经过加速的、要掺杂的原子的离子照射(注入)固体材料,从而在被注入的区域形成特殊的注入层,并改变这些区域的硅的导电性。经过电场加速后,注入的离子流的速度可以超过30万千米每小时。
12、清除光刻胶:离子注入完成后,光刻胶也被清除,而注入区域(绿色部分)也已掺杂,注入了不同的原子。注意这时候的绿色和之前已经有所不同。
13、晶体管就绪:至此,晶体管已经基本完成。在绝缘材(品红色)上蚀刻出三个孔洞,并填充铜,以便和其它晶体管互连。
14、电镀:在晶圆上电镀一层硫酸铜,将铜离子沉淀到晶体管上。铜离子会从正极(阳极)走向负极(阴极)。
15、铜层:电镀完成后,铜离子沉积在晶圆表面,形成一个薄薄的铜层。
16、抛光:将多余的铜抛光掉,也就是磨光晶圆表面。
17、金属层:晶体管级别,六个晶体管的组合,大约500纳米。在不同晶体管之间形成复合互连金属层,具体布局取决于相应处理器所需要的不同功能性。芯片表面看起来异常平滑,但事实上可能包含20多层复杂的电路,放大之后可以看到极其复杂的电路网络,形如未来派的多层高速公路系统。
18、晶圆测试:内核级别,大约10毫米/0.5英寸。图中是晶圆的局部,正在接受第一次功能性测试,使用参考电路图案和每一块芯片进行对比。
19、晶圆切片(Slicing):晶圆级别,300毫米/12英寸。将晶圆切割成块,每一块就是芯片的内核(Die)。
20、丢弃瑕疵内核:晶圆级别。测试过程中发现的有瑕疵的内核被抛弃,留下完好的准备进入下一步
21、封装
参考资料来源:百度百科-半导体
参考资料来源:百度百科-简并半导体
全球半导体行业经历了三次迁移
自发展以来,全球半导体产业格局在不断发生变化。当前,全球半导体产业正在经历第三次产能转移,行业需求中心和产能中心逐步向中国大陆转移。
全球半导体行业正在快速增长
2021年,全球半导体市场快速增长,共销售了1.15万亿片芯片,市场规模达到5560亿美元,创历史新高,同比大幅增长26.2%。整个半导体市场并未受到2021年新冠疫情大流行的负面影响。强劲的消费需求推动所有主要产品类别实现两位数的增长率(光电除外)。
从半导体细分领域来看,集成电路一直是半导体行业的主要细分领域。2021年,集成电路市场规模达到4630.02亿美元,同比增长28.2%,占全球半导体市场规模的83.29%。其中,集成电路又可细分为逻辑电路、存储器、处理器和模拟电路,2021年这四个产品占比分别为27.85%、27.67%、14.43%、13.33%。2021年存储器、模拟电路和逻辑电路都实现较大的增长。
此外,2021年全球光电子器件、分立器件、传感器市场规模分别为434.04、303.37、191.49亿美元,占比分别为7.81%、5.46%、3.44%。
全球半导体行业企业开展多方面竞争
半导体行业高度全球化,大量国家/地区的企业在半导体生产的多个方面展开竞争,从半导体设计到制造,再到ATP(组装、测试和封装)。
据美国研究机构Gartner发布的报告显示,2021年全球半导体行业排名前十的企业分别是三星(Samsung)、英特尔(Intel)、SK海力士(SK Hynix)、美光(Micron)、高通(Qualcomm)、博通(Broadcom)、联发科技(MediaTek)、德州仪器(TI)、英伟达(NVIDIA)、超威半导体(AMD)。其中,三星(Samsung)超过英特尔(Intel),成为顶级芯片销售商。2021年三星的半导体收入激增31.6%,达到759.5亿美元。英特尔的收入下降到第二位,只增长了0.5%,达到731亿美元,销售额在前25家公司中增长最慢。
—— 以上数据来源于前瞻产业研究院《中国半导体行业市场前瞻与投资战略规划分析报告》
半导体是这两年国家重点发展的行业,到底什么是半导体?
生活中所有的物体按照导电性大致可分为三类:导体、半导体、绝缘体。
这个很好理解,物体要么导电,要么不导电,要么有一点点导电,正是这种半推半就、不清不楚的物质给物理学家不同的发挥空间。
太绝对的导电和不导电的物质没什么意思,而在不同情况下导电性发生变化的东西才是有意思的。
来张图直观看看物体的导电性:
按照导电性便分为:
绝缘体: 电导率很低,约介于20-18S/cm 10-8S/cm,如熔融石英及玻璃;
导 体 :电导率较高,介于104S/cm 106S/cm,如铝、银等金属。
半导体: 电导率则介于绝缘体及导体之间。
自然界中常见的元素半导体有硅、锗,据说锗基半导体比硅基半导体还要更早发现和应用,但是硅的天然优势就是便宜!自然界中常见的沙石就含有大量的硅元素,你说有多多!
即使自然界中硅砂很多,但硅砂中包含的杂质太多,缺陷也太多,不能直接拿来用,需要对它进行提炼。
怎么提炼?一个字——烧!
正如初中化学所学的,进行氧化还原反应。
①SiC + SiO2 Si(固体)+ SiO2(气体)+ CO(气体)
②Si(固体)+ 3HC SiHCl3(气体)+ H2(气体)
③SiHCl3(气体)+ H2(气体) Si(固体)+ 3HCl(气体)
经过三次高温化学反应后,我们得到了固体硅,但这时候的硅是多晶硅。
啥是多晶硅?
如同我们剥橘子的时候,里面有很多瓣橘子(多晶橘子),而且不同瓣的橘子味道不一样(晶体方向),我们要选味道最好的一瓣橘子,选出来让这瓣橘子单独长大!
怎么让一个小的单晶单独长大呢?
物理学家还是很聪明的,发明了一种长单晶的办法,叫柴可拉斯基法,可能方法就是以这名科学家名字命名的。
行业也有一种直观的称呼,叫提拉法!
因为在长单晶时就是把小的晶体往上拔!拔的时候速度有点慢,来看看这个装置:
图中的这个蓝色的圆棒就是单晶硅,在提拉的时候一边旋转一边往上拔,提拉法长出来的晶锭就是圆柱体了。
再将长好的晶锭采用机械刀片进行切割,切成一片一片的圆盘状,便成了晶圆。
有没有很眼熟?
晶圆就是这样被生产出来了。
虽然我们得到了晶圆,此时的单晶硅电化学性能还不行,不能直接用来做芯片,工程师们于是想办法改造单晶硅的电化学性能。
如何改造单晶硅呢?
先深入了解一下硅元素,在元素周期表中,硅排列在第14位,硅原子最外层有4个电子,分别与周围4个原子共用4对电子,这种共用电子对的结构称为 共价键 (covalent bonding)。每个电子对组成一个共价键。
这部分知识初中化学学过,来张图片直观看看:
左边这张图是单晶硅的晶体结构,为金刚石晶体结构。右边这张图是硅原子共用电子的情况,中间一个硅原子和四个硅兄弟共用电子。
突然有一天,有个物理学家想到一个问题,要是硅家不是和硅兄弟共用电子,把其他兄弟拉进群会怎样?
物理学家有一天把砷兄拉进了群,于是奇迹发生了:
砷兄弟最外层有5个电子,其中4个电子找到了硅家的对象,另外一个电子单着了,这个电子成了无业游民,到处流窜,由于电子带有电荷,于是改变了硅家的导电性。
此时的砷原子多提供了一个电子给硅家,因此砷原子被称为施主。
硅家的自由电子多了以后,带负电的载流子增加,硅变成n型半导体。
为啥叫N型?在英文里Negative代表负,取这个单词的第一个字母,就是N。
同样,物理学家想,既然可以拉电子多的砷元素进群,那么是否也可以拉电子少的硼原子进群?于是物理学家把硼原子拉进来试试。
由于硼原子最外层只有3个电子,比硅少一个,于是本来2对电子的共价键现在成了只有一对电子,多了一个空位,成了带正电的空穴(hole)。
此时的硅基半导体被称为p型半导体,同样P来自英文单词Positive(正极)的首字母,而硼原子则被称为受主。
正是在硅单晶中加入的原子不同,便形成了N型半导体和P型半导体。
当我们有了单晶硅,并且可以想办法将单晶硅表面氧化成二氧化硅。二氧化硅可作为许多器件结构的绝缘体,或在器件制作过程中作为扩散或离子注入的阻挡层。
如在 p‒n 结的制造过程中,二氧化硅薄膜可用来定义结的区域。
来张示意图看看,(a)显示无覆盖层的硅晶片,正准备进行氧化步骤,图(b)只显示被氧化晶片的上表层。
有了P型和N型半导体的理论知识,还可以玩点复杂的,对二氧化硅表面进行改造,改造成我们想要的图形,比如画只猫,画朵花等…
对晶圆表面进行改造的办法就是光刻!
光刻那不是要用到高端光刻机?听说这种设备很牛逼….不如先看看光刻的原理:
利用高速旋涂设备(spinner),在晶片表面旋涂一层对紫外(UV)光敏感的材料,称为光刻胶(photoresist)。将晶片从旋涂机拿下之后在80ºC 100ºC之间烘烤,以驱除光刻胶中的溶剂并硬化光刻胶,加强光刻胶与晶片的附着力。接下来使用UV光源,通过一有图案的掩模版对晶片进行曝光。然后,使用缓冲氢氟酸作酸刻蚀液来移除没有被光刻胶保护的二氧化硅表面。最后,使用化学溶剂或等离子体氧化系统剥离(stripped)光刻胶。
看看示意图:
文字说的有点复杂,直观理解有点像刻印章,先在石头上用颜料涂个模型,然后按照模型的尺寸进行雕刻,基本是这个道理。
印章有阳刻和阴刻的区别,晶圆也是这样,根据光刻胶的选取不同,也能实现阳刻和阴刻,人们选用的光刻胶称为正胶和负胶。
光刻后的硅表面暴露于外界中,此时物理学家在这个硅表面通过不同方法加入其它元素,称为离子注入。
因为注入B或者As离子以后,这些离子加入到硅家以后改变了硅家的传统,硅的电化学性能发生了改变,此时的半导体叫做非本征(extrinsic)半导体。
而由P型半导体和N型半导体接触形成的结称为p-n结!
我们在掺杂完成以后,需要想办法将这个半导体的性能引出,于是将这个半导体表面金属化,欧姆接触(ohmic contact)和连线(interconnect)在接着的金属化步骤完成,金属薄膜可以用PVD或CVD来形成。
随着金属化的完成, p‒n 结就可以工作了!
简单的半导体知识就介绍这么多吧!
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)