半导体行业芯片封装与测试的工艺流程

半导体行业芯片封装与测试的工艺流程,第1张

封装测试厂从来料(晶圆)开始,经过前道的晶圆表面贴膜(WTP)→晶圆背面研磨(GRD)→晶圆背面抛光(polish)→晶圆背面贴膜(W-M)→晶圆表面去膜(WDP)→晶圆烘烤(WBK)→晶圆切割(SAW)→切割后清洗(DWC)→晶圆切割后检查(PSI)→紫外线照射(U-V)→晶片粘结(DB)→银胶固化(CRG)→引线键合(WB)→引线键合后检查(PBI);在经过后道的塑封(MLD)→塑封后固化(PMC)→正印(PTP)→背印(BMK)→切筋(TRM)→电镀(SDP)→电镀后烘烤(APB)→切筋成型(T-F)→终测(FT1)→引脚检查(LSI)→最终目检(FVI)→最终质量控制(FQC)→烘烤去湿(UBK)→包装(P-K)→出货检查(OQC)→入库(W-H)等工序对芯片进行封装和测试,最终出货给客户

封装之后的测试不熟,有FT、SLT等,具体不详,yield map一类,以前在fab的时候,看到的是结果,具体测法不详,说一下fab芯片制造完成之后的测试吧。

1,出厂必测的WAT,wafer acceptance test,主要是电性能测试,每一类晶体管的参数,电压电容电阻等,每一层金属的电阻,层间的电容等,12寸厂的晶圆抽测9颗样点,均匀分布在整个wafer上,答主熟悉的55nm技术,每一个样点上必测70~120个参数,整片wafer测完约需要10~15分钟,设备主要是安捷伦和东电的;

2,在晶圆制造过程中监测膜厚、线宽等,膜厚是13点,线宽是9点;

3,光学镜头芯片还会测试wafer的翘曲度、整体厚度值,要配合后端芯片的再制备;

4,在测试芯片(非生产性正常检测)的时候,还会测试NBTI、TDDB、GOV等;

5,其他根据芯片特性的测试。

Familiar with all of semiconductor assembly and test process.

一般半导体企业流程Assembly->Mold->Test


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/7620832.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-04-07
下一篇 2023-04-07

发表评论

登录后才能评论

评论列表(0条)

保存