当栅源之间加上正向电压P型衬底相当于以SiO2为介质的平板电容器,在正的栅源电压的作用下,介质将产生一个垂直于半导体表面的由栅极指向P衬底的电场但不会产生电流iG。这个电场是排斥空穴而吸引电子的,因此,使栅极附近的P型衬底中的空穴被排斥,留下不能移动的受主离子形成耗尽层。同时P型衬底中的少子(电子)被吸引到栅极下的衬底表面。但正的栅源电压达到一定数值时,这些电子在栅极附近的P型硅表面便形成了一个N型薄层,称之为反型层。在反型状态下,反型载流子主要分布在紧靠表面的薄层内,其厚度约为10nm,比下面的耗尽层薄得多。一般假定反型层是一个厚度可以忽略的薄层,这一假设称为电荷薄层近似,全部降落在其下的耗尽层上。
通常N+源区和浓硼P+区均由扩散或注入形成。当栅源电压Vcs大于器件的开启电压V时,P区表面由耗尽变为强反型的电子积累层,表面形成强反型,反型层为N+源区和溧移区之间提供了导电通路,于是在正的漏压作用下源漏间形成了电流《通过N源移区和沟道)。在漏源电压VDs作用下,由源极流向漏极外延层,经外延层垂直漂移至衬底漏极,形成源漏电流ID:在漏端电压下,电流主要受开态电阻的影响,其中开态电阻由沟道和漂移区的电阻构成,随着栅偏压的增加,沟道电阻减小。当Vos小于Va时,VDMOS进入关态、由于栅压小于开启电压。电子将不再被吸引到沟道,不存在导电沟道,漏极与源极之间形成一个反偏PN结,这时耗尽层主要扩散在外延层一侧,可以 维持较高的阻断电压。由于从源到漏的导电通道 断开,功率VDMOS迅速由开态转为关态,因此不会出现双极器件中所看到的与少子存储及复合有关的开关转换延迟过程,关断时间仅由从栅极移走电荷的速率决定。由栅电极上的电荷决定了沟道的电导率,因此利用中等强度的栅电流为器件的栅电容放电,即可使器件的开关时间很短.
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)