各种半导体封装形式的特点和优点:
DIP双列直插式封装
DIP(DualIn-line Package)是指采用双列直插形式封装的集成电路芯片,绝大多数中小规模集成电路(IC)均采用这种封装形式,其引脚数一般不超过100个。采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP封装的芯片在从芯片插座上插拔时应特别小心,以免损坏引脚。
DIP封装具有以下特点:
1.适合在PCB(印刷电路板)上穿孔焊接, *** 作方便。
2.芯片面积与封装面积之间的比值较大,故体积也较大。
Intel系列CPU中8088就采用这种封装形式,缓存(Cache)和早期的内存芯片也是这种封装形式。
BGA球栅阵列封装
随着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为封装技术关系到产品的功能性,当IC的频率超过100MHz时,传统封装方式可能会产生所谓的“CrossTalk”现象,而且当IC的管脚数大于208 Pin时,传统的封装方式有其困难度。因此,除使用QFP封装方式外,现今大多数的高脚数芯片(如图形芯片与芯片组等)皆转而使用BGA(Ball Grid Array Package)封装技术。BGA一出现便成为CPU、主板上南/北桥芯片等高密度、高性能、多引脚封装的最佳选择。
BGA封装技术又可详分为五大类:1.PBGA(Plasric BGA)基板:一般为2-4层有机材料构成的多层板。Intel系列CPU中,Pentium II、III、IV处理器均采用这种封装形式。
2.CBGA(CeramicBGA)基板:即陶瓷基板,芯片与基板间的电气连接通常采用倒装芯片(FlipChip,简称FC)的安装方式。Intel系列CPU中,Pentium I、II、Pentium Pro处理器均采用过这种封装形式。
3.FCBGA(FilpChipBGA)基板:硬质多层基板。
4.TBGA(TapeBGA)基板:基板为带状软质的1-2层PCB电路板。
5.CDPBGA(Carity Down PBGA)基板:指封装中央有方型低陷的芯片区(又称空腔区)。
BGA封装具有以下特点:
1.I/O引脚数虽然增多,但引脚之间的距离远大于QFP封装方式,提高了成品率。
2.虽然BGA的功耗增加,但由于采用的是可控塌陷芯片法焊接,从而可以改善电热性能。
3.信号传输延迟小,适应频率大大提高。
4.组装可用共面焊接,可靠性大大提高。
BGA封装方式经过十多年的发展已经进入实用化阶段。1987年,日本西铁城(Citizen)公司开始着手研制塑封球栅面阵列封装的芯片(即BGA)。而后,摩托罗拉、康柏等公司也随即加入到开发BGA的行列。1993年,摩托罗拉率先将BGA应用于移动电话。同年,康柏公司也在工作站、PC电脑上加以应用。直到五六年前,Intel公司在电脑CPU中(即奔腾II、奔腾III、奔腾IV等),以及芯片组(如i850)中开始使用BGA,这对BGA应用领域扩展发挥了推波助澜的作用。BGA已成为极其热门的IC封装技术,其全球市场规模在2000年为12亿块,预计2005年市场需求将比2000年有70%以上幅度的增长。
QFP塑料方型扁平式封装和PFP塑料扁平组件式封装
QFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般大规模或超大型集成电路都采用这种封装形式,其引脚数一般在100个以上。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来。采用SMD安装的芯片不必在主板上打孔,一般在主板表面上有设计好的相应管脚的焊点。将芯片各脚对准相应的焊点,即可实现与主板的焊接。用这种方法焊上去的芯片,如果不用专用工具是很难拆卸下来的。
PFP(Plastic Flat Package)方式封装的芯片与QFP方式基本相同。唯一的区别是QFP一般为正方形,而PFP既可以是正方形,也可以是长方形。
QFP/PFP封装具有以下特点:
1.适用于SMD表面安装技术在PCB电路板上安装布线。
2.适合高频使用。
3. *** 作方便,可靠性高。
4.芯片面积与封装面积之间的比值较小。
Intel系列CPU中80286、80386和某些486主板采用这种封装形式。
PGA插针网格阵列封装
PGA(Pin Grid Array Package)芯片封装形式在芯片的内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列。根据引脚数目的多少,可以围成2-5圈。安装时,将芯片插入专门的PGA插座。为使CPU能够更方便地安装和拆卸,从486芯片开始,出现一种名为ZIF的CPU插座,专门用来满足PGA封装的CPU在安装和拆卸上的要求。
ZIF(Zero Insertion Force Socket)是指零插拔力的插座。把这种插座上的扳手轻轻抬起,CPU就可很容易、轻松地插入插座中。然后将扳手压回原处,利用插座本身的特殊结构生成的挤压力,将CPU的引脚与插座牢牢地接触,绝对不存在接触不良的问题。而拆卸CPU芯片只需将插座的扳手轻轻抬起,则压力解除,CPU芯片即可轻松取出。
PGA封装具有以下特点:1.插拔 *** 作更方便,可靠性高。
2.可适应更高的频率。
Intel系列CPU中,80486和Pentium、Pentium Pro均采用这种封装形式。
MCM多芯片模块
为解决单一芯片集成度低和功能不够完善的问题,把多个高集成度、高性能、高可靠性的芯片,在高密度多层互联基板上用SMD技术组成多种多样的电子模块系统,从而出现MCM(Multi Chip Model)多芯片模块系统。
MCM具有以下特点:
1.封装延迟时间缩小,易于实现模块高速化。
2.缩小整机/模块的封装尺寸和重量。
3.系统可靠性大大提高。
总之,由于CPU和其他超大型集成电路在不断发展,集成电路的封装形式也不断作出相应的调整变化,而封装形式的进步又将反过来促进芯片技术向前发展。
CSP芯片尺寸封装
随着全球电子产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(Chip Size Package)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。
CSP封装又可分为四类:
1.Lead Frame Type(传统导线架形式),代表厂商有富士通、曰立、Rohm、高士达(Goldstar)等等。
2.Rigid Interposer Type(硬质内插板型),代表厂商有摩托罗拉、索尼、东芝、松下等等。
3.Flexible Interposer Type(软质内插板型),其中最有名的是Tessera公司的microBGA,CTS的sim-BGA也采用相同的原理。其他代表厂商包括通用电气(GE)和NEC。
4.Wafer Level Package(晶圆尺寸封装):有别于传统的单一芯片封装方式,WLCSP是将整片晶圆切割为一颗颗的单一芯片,它号称是封装技术的未来主流,已投入研发的厂商包括FCT、Aptos、卡西欧、EPIC、富士通、三菱电子等。
CSP封装具有以下特点:
1.满足了芯片I/O引脚不断增加的需要。
2.芯片面积与封装面积之间的比值很小。
3.极大地缩短延迟时间。
CSP封装适用于脚数少的IC,如内存条和便携电子产品。未来则将大量应用在信息家电(IA)、数字电视(DTV)、电子书(E-Book)、无线网络WLAN/GigabitEthemet、ADSL/手机芯片、蓝芽(Bluetooth)等新兴产品中。
晶体二极管、双极型晶体管等!!!半导体器件是导电性介于良导电体与绝缘体之间,利用半导体材料特殊电特性来完成特定功能的电子器件,可用来产生、控制、接收、变换、放大信 号和进行能量转换。半导体器件的半导体材料是硅、锗或砷化镓,可用作整流器、振荡器、发光器、放大器、测光器等器材。为了与集成电路相区别,有时也称为分立器件。绝大部分二端器件(即晶体二极管)的基本结构是一个PN结。半导体器件(semiconductor device)通常,利用不同的半导体材料、采用不同的工艺和几何结构,已研制出种类繁多、功能用途各异的多种晶体二极管,晶体二极管的频率覆盖范围可从低频、高频、微波、毫米波、红外直至光波。三端器件一 般是有源器件,典型代表是各种晶体管(又称晶体三极管)。晶体管又可以分为双极型晶体管和场效应晶体管两 类。根据用途的不同,晶体管可分为功率晶体管微波晶体管和低噪声晶体管。除了作为放大、振荡、开关用的 一般晶体管外,还有一些特殊用途的晶体管,如光晶体管、磁敏晶体管,场效应传感器等。这些器件既能把一些 环境因素的信息转换为电信号,又有一般晶体管的放大作用得到较大的输出信号。此外,还有一些特殊器件,如单结晶体管可用于产生锯齿波,可控硅可用于各种大电流的控制电路,电荷耦合器件可用作摄橡器件或信息存 储器件等。在通信和雷达等军事装备中,主要靠高灵敏度、低噪声的半导体接收器件接收微弱信号。随着微波 通信技术的迅速发展,微波半导件低噪声器件发展很快,工作频率不断提高,而噪声系数不断下降。微波半导体 器件由于性能优异、体积小、重量轻和功耗低等特性,在防空反导、电子战、C(U3)I等系统中已得到广泛的应用 。折叠 晶体二极管晶体二极管的基本结构是由一块 P型半导体和一块N型半导体结合在一起形成一个 PN结。在PN结的交界面处,由于P型半导体中的空穴和N型半导体中的电子要相互向对方扩散而形成一个具有空间电荷的偶极层。这偶极层阻止了空穴和电子的继续扩散而使PN结达到平衡状态。当PN结的P端(P型半导体那边)接电源的正极而另一端接负极时,空穴和电子都向偶极层流动而使偶极层变薄,电流很快上升。如果把电源的方向反过来接,则空穴和电子都背离偶极层流动而使偶极层变厚,同时电流被限制在一个很小的饱和值内(称反向饱和电流)。因此,PN结具有单向导电性。此外,PN结的偶极层还起一个电容的作用,这电容随着外加电压的变化而变化。在偶极层内部电场很强。当外加反向电压达到一定阈值时,偶极层内部会发生雪崩击穿而使电流突然增加几个数量级。利用PN结的这些特性在各种应用领域内制成的二极管有:整流二极管、检波二极管、变频二极管、变容二极管、开关二极管、稳压二极管(曾讷二极管)、崩越二极管(碰撞雪崩渡越二极管)和俘越二极管(俘获等离子体雪崩渡越时间二极管)等。此外,还有利用PN结特殊效应的隧道二极管,以及没有PN结的肖脱基二极管和耿氏二极管等。折叠 双极型晶体管它是由两个PN结构成,其中一个PN结称为发射结,另一个称为集电结。两个结之间的一薄层半导体材料称为基区。接在发射结一端和集电结一端的两个电极分别称为发射极和集电极。接在基区上的电极称为基极。在应用时,发射结处于正向偏置,集电极处于反向偏置。通过发射结的电流使大量的少数载流子注入到基区里,这些少数载流子靠扩散迁移到集电结而形成集电极电流,只有极少量的少数载流子在基区内复合而形成基极电流。集电极电流与基极电流之比称为共发射极电流放大系数?。在共发射极电路中,微小的基极电流变化可以控制很大的集电极电流变化,这就是双极型晶体管的电流放大效应。双极型晶体管可分为NPN型和PNP型两类。折叠 场效应晶体管它依靠一块薄层半导体受横向电场影响而改变其电阻(简称场效应),使具有放大信号的功能。这薄层半导体的两端接两个电极称为源和漏。控制横向电场的电极称为栅。根据栅的结构,场效应晶体管可以分为三种:①结型场效应管(用PN结构成栅极)②MOS场效应管(用金属-氧化物-半导体构成栅极,见金属-绝缘体-半导体系统)③MES场效应管(用金属与半导体接触构成栅极)其中MOS场效应管使用最广泛。尤其在大规模集成电路的发展中,MOS大规模集成电路具有特殊的优越性。MES场效应管一般用在GaAs微波晶体管上。在MOS器件的基础上,又发展出一种电荷耦合器件 (CCD),它是以半导体表面附近存储的电荷作为信息,控制表面附近的势阱使电荷在表面附近向某一方向转移。这种器件通常可以用作延迟线和存储器等配上光电二极管列阵,可用作摄像管。集成电路如果以构成它的电路基础的晶体管来区分,有双极型集成电路和MOS集成电路两类。前者以双极结型平面晶体管为主要器件(如图2),后者以MOS场效应晶体管为基础。图3表示了典型的硅栅N沟道MOS集成电路的制造工艺过程。一般说来,双极型集成电路优点是速度比较快,缺点是集成度较低,功耗较大;而MOS集成电路则由于MOS器件的自身隔离,工艺较简单,集成度较高,功耗较低,缺点是速度较慢。近来在发挥各自优势,克服自身缺点的发展中,已出现了各种新的器件和电路结构。
集成电路按电路功能分,可以有以门电路为基础的数学逻辑电路和以放大器为基础的线性电路。后者由于半导体衬底和工作元件之间存在着有害的相互作用,发展较前者慢。同时应用于微波的微波集成电路和从Ⅲ-Ⅴ族化合物半导体激光器和光纤维导管为基础的光集成电路也正在发展之中。
半导体集成电路除以硅为基础的材料外,砷化镓也是重要的材料,以它为基础材料制成的集成电路,其工作速度可比目前硅集成电路高一个数量级,有着广阔的发展前景。
从整个集成电路范畴讲,除半导体集成电路外,还有厚膜电路与薄膜电路。
①厚膜电路。以陶瓷为基片,用丝网印刷和烧结等工艺手段制备无源元件和互连导线,然后与晶体管、二极管和集成电路芯片以及分立电容等元件混合组装而成。
②薄膜电路。有全膜和混合之分。所谓全膜电路,就是指构成一个完整电路所需的全部有源元件、无源元件和互连导体,皆用薄膜工艺在绝缘基片上制成。但由于膜式晶体管的性能差、寿命短,因此难以实际应用。所以目前所说的薄膜电路主要是指薄膜混合电路。它通过真空蒸发和溅射等薄膜工艺和光刻技术,用金属、合金和氧化物等材料在微晶玻璃或陶瓷基片上制造电阻、电容和互连(薄膜厚度一般不超过1微米),然后与一片或多片晶体管器件和集成电路的芯片高密度混合组装而成。
厚膜和薄膜电路与单片集成电路相比,各有特点,互为补充。厚膜电路主要应用于大功率领域;而薄膜电路则主要在高频率、高精度方面发展其应用领域。目前,单片集成电路技术和混合集成电路技术的相互渗透和结合,发展特大规模和全功能集成电路系统,已成为集成电路发展的一个重要方向。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)