中央处理器(CPU,central processing unit)作为计算机系统的运算和控制核心,是信息处理、程序运行的最终执行单元,是运算和处理数据的核心,又称为“微处理器”。现如今,对于 PC ,甚至手机而言,CPU的规格与频率甚至直接被用来衡量电脑及手机性能强弱重要指标。
CPU里面最重要的东西就是晶体管了,提高CPU的速度,最重要的就是提高单位面积里晶体管的数量,由于CPU实在太精密,里面组成了数目相当多的晶体管,早在多年前就只能通过光刻工艺来进行加工了。
晶体管可以在逻辑上直接理解为一个开关:如果您回忆起基本计算的时代,那就是一台计算机需要进行工作的全部。两种选择,开和关,对于机器来说即0和1,而这些开关能构建门电路,进而组合成复杂的大规模运算器,就成了CPU。
制造CPU的基本原料
沙子:硅是地壳内第二丰富的元素,而脱氧后的沙子(尤其是石英)最多包含25%的硅元素,以二氧化硅(SiO2)的形式存在,这也是半导体制造产业的基础。
硅熔炼:12英寸/300毫米晶圆级,下同。通过多步净化得到可用于半导体制造质量的硅,学名电子级硅(EGS),平均每一百万个硅原子中最多只有一个杂质原子。此图展示了是如何通过硅净化熔炼得到大晶体的,最后得到的就是硅锭(Ingot)。
制备单晶硅锭
单晶的意思是指原子在三维空间中呈现规则有序的排列结构,而单晶硅拥有“金刚石结构”,每个晶胞含有8个原子,其晶体结构十分稳定。
单晶硅的“金刚石”结构
通常单晶硅锭都是采用直拉法制备,在仍是液体状态的硅中加入一个籽晶,提供晶体生长的中心,通过适当的温度控制,就开始慢慢将晶体向上提升并且逐渐增大拉速,上升同时以一定速度绕提升轴旋转,以便将硅锭控制在所需直径内。这一步是通过熔化硅原料,然后将液态硅注入大型高温石英容器而完成的。结束时,只要提升单晶硅炉温度,硅锭就会自动形成一个锥形尾部,制备就完成了,一次性产出的IC芯片更多。
制备好的单晶硅锭直径约在300mm左右,重约100kg。而目前全球范围内都在生产直径12寸的硅圆片,硅圆片尺寸越大,效益越高。
将制备好的单晶硅锭一头一尾切削掉,并且对其直径修整至目标直径,同时使用金刚石锯把硅锭切割成一片片厚薄均匀的晶圆(1mm)。有时候为了定出硅圆片的晶体学取向,并适应IC制作过程中的装卸需要,会在硅锭边缘切割出“取向平面”或“缺口”标记。
研磨硅圆片
切割后的晶圆其表面依然是不光滑的,需要经过仔细的研磨,减少切割时造成的表面凹凸不平,期间会用到特殊的化学液体清洗晶圆表面,最后进行抛光研磨处理,还可以在进行热处理,在硅圆片表面成为“无缺陷层”。一块块亮晶晶的硅圆片就这样被制作出来,装入特制固定盒中密封包装
在掺入化学物质的工作完成之后,标准的切片就完成了。然后将每一个切片放入高温炉中加热,通过控制加温时间而使得切片表面生成一层二氧化硅膜。通过密切监测温度,空气成分和加温时间,该二氧化硅层的厚度是可以控制的。在intel的90纳米制造工艺中,门氧化物的宽度小到了惊人的5个原子厚度。这一层门电路也是晶体管门电路的一部分,晶体管门电路的作用是控制其间电子的流动,通过对门电压的控制,电子的流动被严格控制,而不论输入输出端口电压的大小。
准备工作的最后一道工序是在二氧化硅层上覆盖一个感光层。这一层物质用于同一层中的其它控制应用。这层物质在干燥时具有很好的感光效果,而且在光刻蚀过程结束之后,能够通过化学方法将其溶解并除去。
前工程——制作带有电路的芯片
涂抹光刻胶
买回来的硅圆片经过检查无破损后即可投入生产线上,前期可能还有各种成膜工艺,然后就进入到涂抹光刻胶环节。微影光刻工艺是一种图形影印技术,也是集成电路制造工艺中一项关键工艺。首先将光刻胶(感光性树脂)滴在硅晶圆片上,通过高速旋转均匀涂抹成光刻胶薄膜,并施加以适当的温度固化光刻胶薄膜。
光刻胶是一种对光线、温度、湿度十分敏感的材料,可以在光照后发生化学性质的改变,这是整个工艺的基础。
光刻蚀
这是目前的CPU制造过程当中工艺非常复杂的一个步骤,光刻蚀过程是使用一定波长的光在感光层中刻出相应的刻痕, 由此改变该处材料的化学特性。这项技术对于所用光的波长要求极为严格,需要使用短波长的紫外线和大曲率的透镜。刻蚀过程还会受到晶圆上的污点的影响。每一步刻蚀都是一个复杂而精细的过程。
当这些刻蚀工作全部完成之后,晶圆被翻转过来。短波长光线透过石英模板上镂空的刻痕照射到晶圆的感光层上,然后撤掉光线和模板。通过化学方法除去暴露在外边的感光层物质,而二氧化硅马上在陋空位置的下方生成。
光刻胶(Photo Resist):图中蓝色部分就是在晶圆旋转过程中浇上去的光刻胶液体,类似制作传统胶片的那种。晶圆旋转可以让光刻胶铺的非常薄、非常平。
就单项技术工艺来说,光刻工艺环节是最为复杂的,成本最为高昂的。因为光刻模板、透镜、光源共同决定了“印”在光刻胶上晶体管的尺寸大小。
将涂好光刻胶的晶圆放入步进重复曝光机的曝光装置中进行掩模图形的“复制”。掩模中有预先设计好的电路图案,紫外线透过掩模经过特制透镜折射后,在光刻胶层上形成掩模中的电路图案。一般来说在晶圆上得到的电路图案是掩模上的图案1/10、1/5、1/4,因此步进重复曝光机也称为“缩小投影曝光装置”。
一般来说,决定步进重复曝光机性能有两大要素:一个是光的波长,另一个是透镜的数值孔径。如果想要缩小晶圆上的晶体管尺寸,就需要寻找能合理使用的波长更短的光(EUV,极紫外线)和数值孔径更大的透镜(受透镜材质影响,有极限值)。
由此进入50-200纳米尺寸的晶体管级别。一块晶圆上可以切割出数百个处理器,不过从这里开始把视野缩小到其中一个上,展示如何制作晶体管等部 件。晶体管相当于开关,控制着电流的方向。现在的晶体管已经如此之小,一个针头上就能放下大约3000万个。
溶解光刻胶
对曝光后的晶圆进行显影处理。以正光刻胶为例,喷射强碱性显影液后,经紫外光照射的光刻胶会发生化学反应,在碱溶液作用下发生化学反应,溶解于显影液中,而未被照射到的光刻胶图形则会完整保留。显影完毕后,要对晶圆表面的进行冲洗,送入烘箱进行热处理,蒸发水分以及固化光刻胶。
蚀刻
将晶圆浸入内含蚀刻药剂的特制刻蚀槽内,可以溶解掉暴露出来的晶圆部分,而剩下的光刻胶保护着不需要蚀刻的部分。期间施加超声振动,加速去除晶圆表面附着的杂质,防止刻蚀产物在晶圆表面停留造成刻蚀不均匀。
清除光刻胶
通过氧等离子体对光刻胶进行灰化处理,去除所有光刻胶。此时就可以完成第一层设计好的电路图案。
光刻胶
再次浇上光刻胶(蓝色部分),然后光刻,并洗掉曝光的部分,剩下的光刻胶还是用来保护不会离子注入的那部分材料。由于现在的晶体管已经3D FinFET设计,不可能一次性就能制作出所需的图形,需要重复之前的步骤进行处理,中间还会有各种成膜工艺(绝缘膜、金属膜)参与到其中,以获得最终的3D晶体管。
离子注入(Ion Implantation)
在真空系统中,用经过加速的、要掺杂的原子的离子照射(注入)固体材料,从而在被注入的区域形成特殊的注入层,并改变这些区 域的硅的导电性。经过电场加速后,注入的离子流的速度可以超过30万千米每小时。
在特定的区域,有意识地导入特定杂质的过程称为“杂质扩散”。通过杂质扩散可以控制导电类型(P结、N结)之外,还可以用来控制杂质浓度以及分布。
现在一般采用离子注入法进行杂质扩散,在离子注入机中,将需要掺杂的导电性杂质导入电弧室,通过放电使其离子化,经过电场加速后,将数十到数千keV能量的离子束由晶圆表面注入。离子注入完毕后的晶圆还需要经过热处理,一方面利用热扩散原理进一步将杂质“压入”硅中,另一方面恢复晶格完整性,活化杂质电气特性。
离子注入法具有加工温度低,可均匀、大面积注入杂质,易于控制等优点,因此成为超大规模集成电路中不可缺少的工艺。
清除光刻胶
完成离子注入后,可以清除掉选择性掺杂残留下来的光刻胶掩模。此时,单晶硅内部一小部分硅原子已经被替换成“杂质”元素,从而产生可自由电子或空穴。
而注入区域(绿色部分)也已掺杂,注入了不同的原子。注意这时候的绿色和之前已经有所不同。
绝缘层处理
此时晶体管雏形已经基本完成,利用气相沉积法,在硅晶圆表面全面地沉积一层氧化硅膜,形成绝缘层。同样利用光刻掩模技术在层间绝缘膜上开孔,以便引出导体电极。
在绝缘材(品红色)上蚀刻出三个孔洞,并填充铜,以便和其它晶体管互连。
在绝缘材(品红色)上蚀刻出三个孔洞,并填充铜,以便和其它晶体管互连。
沉淀铜层
利用溅射沉积法,在晶圆整个表面上沉积布线用的铜层,继续使用光刻掩模技术对铜层进行雕刻,形成场效应管的源极、漏极、栅极。最后在整个晶圆表面沉积一层绝缘层以保护晶体管。
电镀:在晶圆上电镀一层硫酸铜,将铜离子沉淀到晶体管上。铜离子会从正极(阳极)走向负极(阴极)。
铜层:电镀完成后,铜离子沉积在晶圆表面,形成一个薄薄的铜层。
抛光
将多余的铜抛光掉,也就是磨光晶圆表面。
构建晶体管之间连接电路
经过漫长的工艺,数以十亿计的晶体管已经制作完成。剩下的就是如何将这些晶体管连接起来的问题了。同样是先形成一层铜层,然后光刻掩模、蚀刻开孔等精细 *** 作,再沉积下一层铜层......,这样的工序反复进行多次,这要视乎芯片的晶体管规模、复制程度而定。最终形成极其复杂的多层连接电路网络。
金属层:晶体管级别,六个晶体管的组合,大约500纳米。在不同晶体管之间形成复合互连金属层,具体布局取决于相应处理器所需要的不同功能性。芯片表面看 起来异常平滑,但事实上可能包含20多层复杂的电路,放大之后可以看到极其复杂的电路网络,形如未来派的多层高速公路系统。
后工程——从划片到成品销售
晶圆级测试
前工程与后工程之间,夹着一个Good-Chip/Wafer检测工程,简称G/W检测。目的在于检测每一块晶圆上制造的一个个芯片是否合格。通常会使用探针与IC的电极焊盘接触进行检测,传输预先编订的输入信号,检测IC输出端的信号是否正常,以此确认芯片是否合格。
由于目前IC制造广泛采用冗余度设计,即便是“不合格”芯片,也可以采用冗余单元置换成合格品,只需要使用激光切断预先设计好的熔断器即可。当然,芯片有着无法挽回的严重问题,将会被标记上丢弃标签。
内核级别,大约10毫米/0.5英寸。图中是晶圆的局部,正在接受第一次功能性测试,使用参考电路图案和每一块芯片进行对比。
晶圆切片(Slicing)
IC内核在晶圆上制作完成并通过检测后后,就进入了划片阶段。划片使用的划刀是粘附有金刚石颗粒的极薄的圆片刀,其厚度仅为人类头发的1/3。将晶圆上的每一个IC芯片切划下来,形成一个内核Die。
裂片完成后还会对芯片进行外观检查,一旦有破损和伤痕就会抛弃,前期G/W检查时发现的瑕疵品也将一并去除。
晶圆级别,300毫米/12英寸。将晶圆切割成块,每一块就是一个处理器的内核(Die)。
丢弃瑕疵内核:晶圆级别。测试过程中发现的有瑕疵的内核被抛弃,留下完好的准备进入下一步。
单个内核:内核级别。从晶圆上切割下来的单个内核,这里展示的是Core i7的核心。
封装:封装级别,20毫米/1英寸。衬底(基片)、内核、散热片堆叠在一起,就形成了我们看到的处理器的样子。衬底(绿色)相当于一个底座,并为处理器内核提供电气与机械界面,便于与PC系统的其它部分交互。散热片(银色)就是负责内核散热的了。
芯片进行检测完成后只能算是一个半成品,因为不能被消费者直接使用。还需要经过装片作业,将内核装配固定到基片电路上。装片作业全程由于计算机控制的自动固晶机进行精细化 *** 作。
等级测试
CPU制造完成后,还会进行一次全面的测试。测试出每一颗芯片的稳定频率、功耗、发热,如果发现芯片内部有硬件性缺陷,将会做硬件屏蔽措施,因此划分出不同等级类型CPU,例如Core i7、i5、i3。这里说明一下,高中低档的cpu制作成本是一样的,只是最后测试时,性能高的就是高端,性能低的就是入门级。
装箱:根据等级测试结果将同样级别的处理器放在一起装运。
零售包装:制造、测试完毕的处理器要么批量交付给OEM厂商,要么放在包装盒里进入零售市场。
当CPU被放进包装盒之前,一般还要进行最后一次测试,以确保之前的工作准确无误。根据前面确定的最高运行频率不同,它们被放进不同的包装,销往世界各地。
.本技术涉及半导体技术领域,更具体地,涉及一种晶圆、晶圆制备方法及晶圆切割方法。背景技术:
2.在诸如三维存储器等超薄芯片的封装工艺中,为了尽量减少封装中磨划或切割工艺对芯片的机械强度的影响,通常会采用sdbg(stealth dicing before grinding,磨削前隐形切割)工艺,先通过隐形切割使晶圆按照切割道的方向裂开后,再对其进行背面磨削工艺,以在去除隐形切割工艺带来的机械损伤的同时,得到预定厚度的芯片。然而,随着三维存储器中堆叠层数的增加,切割道中的超厚金属结构使得晶圆在隐形切割后无法按照指定方向裂开,造成芯片出现裂片、崩边或破损的现象。
3.为解决上述问题,常规的晶圆切割方法通常对晶圆进行多次激光处理,以在其正面形成深槽,便于在后续的隐形切割中,使晶圆按照指定方向裂开。但是,在晶圆正面形成深槽的处理通常会降低芯片的机械强度,并增加了晶圆切割的工艺成本,降低了其生成效率。
4.因而,如何在降低通过切割得到的芯片的裂片、崩边或破损的风险的同时,减少切割工艺对芯片的机械强度的影响、提高晶圆切割的生产效率和产品良率是目前亟待解决的问题。
技术实现要素:
5.本技术提供了一种可至少部分解决相关技术中存在的上述问题的晶圆、晶圆制备方法及晶圆切割方法。
6.本技术一方面提供了一种晶圆,包括:半导体基底;多个芯片,设置于半导体基底上,其中芯片之间通过切割道间隔开;以及预设沟槽,设置于切割道,并沿切割道的方向延伸,其中,预设沟槽在垂直于半导体基底的第一方向的预定深度小于芯片在第一方向的高度。
7.在本技术一个实施方式中,预设沟槽的预定深度为芯片高度的10%至50%。
8.在本技术一个实施方式中,预设沟槽的宽度为切割道的宽度的5%至30%。
9.在本技术一个实施方式中,预设沟槽在第一方向的截面形状为v形。
10.在本技术一个实施方式中,预设沟槽的预定深度为5微米至10微米。
11.在本技术一个实施方式中,预设沟槽的宽度为5微米至15微米。
12.在本技术一个实施方式中,所述芯片包括器件结构和器件结构的互连结构,其中器件结构包括有源器件和无源器件中的至少一种。
13.在本技术一个实施方式中,所述有源器件包括三维nand存储器和三维nor存储器中的至少一种。
14.本技术另一方面提供了一种晶圆制备方法,其中晶圆包括半导体基底以及设置于
半导体基底上的多个芯片,芯片之间通过切割道间隔开方法包括:在切割道中形成预设沟槽,其中预设沟槽沿切割道的方向延伸,并在垂直于半导体基底的第一方向的预定深度小于芯片在第一方向的高度。
15.在本技术一个实施方式中,采用激光切割工艺在切割道中的预定区域形成预设沟槽。
16.在本技术一个实施方式中,采用包括紫外激光束或紫光激光束中的至少之一的激光切割工艺在切割道中的预定区域形成预设沟槽。
17.在本技术一个实施方式中,预设沟槽的预定深度为芯片高度的10%至50%。
18.在本技术一个实施方式中,预设沟槽的宽度为切割道的宽度的5%至30%。
19.在本技术一个实施方式中,预设沟槽在第一方向的截面形状为v形。
20.在本技术一个实施方式中,预设沟槽的预定深度为5微米至10微米。
21.在本技术一个实施方式中,预设沟槽的宽度为5微米至15微米。
22.本技术另一方面提供了一种晶圆切割方法,包括:在本技术一方面提供的任一实施方式所述晶圆的、设置有芯片的正面粘贴减薄保护膜;对晶圆的、与正面相对的背面进行第一次减薄处理;采用对于半导体基底具有透过性的波长的激光束,从减薄后的背面,正对预设沟槽照射,以使晶圆沿着预设沟槽形成裂痕;对背面进行第二次减薄处理;以及沿裂痕将晶圆分为多个、独立的子晶圆,其中每个子晶圆可包括至少一个所述芯片。
23.在本技术一个实施方式中,第一次减薄处理和第二次减薄处理均包括:研磨工艺和抛光工艺中的至少之一。
24.在本技术一个实施方式中,在沿裂痕将晶圆分为多个、独立的子晶圆之后,方法还包括:在切割后的晶圆的背面粘贴划片膜,并去除减薄保护膜;以及进行划片膜的冷崩工艺,使得独立的子晶圆之间的间距增大。
25.在本技术一个实施方式中,所述芯片包括器件结构和器件结构的互连结构,其中器件结构包括有源器件和无源器件中的至少一种。
26.在本技术一个实施方式中,所述有源器件包括三维nand存储器和三维nor存储器中的至少一种。
27.根据本技术至少一个实施方式提供的晶圆、晶圆制备方法及晶圆切割方法,通过在晶圆的切割道中形成预设沟槽,可在晶圆正面及其附近形成应力相对薄弱的位置,因而可使隐形切割形成的裂痕更趋向于在应力相对薄弱的位置延展,提高对具有较厚金属层的晶圆中的芯片进行隐形切割的准确性,降低隐形切割中裂痕无序延展的风险,达到控制隐形切割裂痕的延展位置的效果,进而降低通过切割得到的芯片的裂片、崩边或破损的风险。
28.进一步地,由于预设沟槽的深度小于芯片的厚度,因而本技术至少一个实施方式提供的晶圆、晶圆制备方法及晶圆切割方法在提高晶圆切割的生产效率和产品良率的同时,可减少诸如开槽或者切割工艺等对芯片的机械强度的影响。
附图说明
29.通过阅读参照以下附图所作的对非限制性实施例的详细描述,本技术的其它特征、目的和优点将会变得更明显。其中:
30.图1a是根据本技术一个实施方式的设置有预设沟槽的晶圆的俯视结构示意图;
31.图1b是根据本技术一个实施方式的设置有预设沟槽的晶圆中局部区域a处的俯视结构放大示意图;
32.图2是根据本技术一个实施方式的设置有预设沟槽的晶圆的局部区域的剖面示意图;
33.图3是常规晶圆切割工艺中激光开槽的工艺示意图;
34.图4是通过图3所示的常规晶圆切割工艺所形成的芯片中出现热损伤层的电镜照片;
35.图5是根据本技术一个实施方式的晶圆制备方法的流程图;
36.图6是根据本技术一个实施方式的晶圆切割方法的流程图;
37.图7是根据本技术一个实施方式的、在晶圆的设置有芯片的正面形成预设沟槽后的剖面示意图;
38.图8是根据本技术一个实施方式的、对晶圆执行磨削前隐形切割sdbg工艺的剖面示意图;
39.图9是根据本技术一个实施方式的在晶圆沿着预设沟槽形成裂痕后的剖面示意图;以及
40.图10是使用不同切割工艺分别切割晶圆得到的芯片的机械强度分布表。
具体实施方式
41.为了更好地理解本技术,将参考附图对本技术的各个方面做出更详细的说明。应理解,这些详细说明只是对本技术的示例性实施方式的描述,而非以任何方式限制本技术的范围。在说明书全文中,相同的附图标号指代相同的元件。表述“和/或”包括相关联的所列项目中的一个或多个的任何和全部组合。
42.应注意,在本说明书中,第一、第二、第三等的表述仅用于将一个特征与另一个特征区域分开来,而不表示对特征的任何限制,尤其不表示任何的先后顺序。因此,在不背离本技术的教导的情况下,本技术中讨论的第一方向也可被称作第二方向,反之亦然。
43.在附图中,为了便于说明,已稍微调整了部件的厚度、尺寸和形状。附图仅为示例而并非严格按比例绘制。如在本文中使用的,用语“大致”、“大约”以及类似的用语用作表近似的用语,而不用作表程度的用语,并且旨在说明将由本领域普通技术人员认识到的、测量值或计算值中的固有偏差。
44.还应理解的是,诸如“包括”、“包括有”、“具有”、“包含”和/或“包含有”等表述在本说明书中是开放性而非封闭性的表述,其表示存在所陈述的特征、元件和/或部件,但不排除一个或多个其它特征、元件、部件和/或它们的组合的存在。此外,当诸如“...中的至少一个”的表述出现在所列特征的列表之后时,其修饰整列特征,而非仅仅修饰列表中的单独元件。此外,当描述本技术的实施方式时,使用“可”表示“本技术的一个或多个实施方式”。并且,用语“示例性的”旨在指代示例或举例说明。
45.除非另外限定,否则本文中使用的所有措辞(包括工程术语和科技术语)均具有与本技术所属领域普通技术人员的通常理解相同的含义。还应理解的是,除非本技术中有明确的说明,否则在常用词典中定义的词语应被解释为具有与它们在相关技术的上下文中的含义一致的含义,而不应以理想化或过于形式化的意义解释。
46.需要说明的是,在不冲突的情况下,本技术中的实施例及实施例中的特征可以相互组合。另外,除非明确限定或与上下文相矛盾,否则本技术所记载的方法中包含的具体步骤不必限于所记载的顺序,而可以任意顺序执行或并行地执行。下面将参考附图并结合实施例来详细说明本技术。
47.此外,在本技术中当使用“连接”或“联接”时可表示相应部件之间为直接的接触或间接的接触,除非有明确的其它限定或者能够从上下文推导出的除外。
48.图1a是根据本技术一个实施方式的设置有预设沟槽130的晶圆10的俯视结构示意图。图1b是根据本技术一个实施方式的设置有预设沟槽130的晶圆10中局部区域a处的俯视结构放大示意图。图2是根据本技术一个实施方式的设置有预设沟槽130的晶圆10的局部区域的剖面示意图。
49.如图1a、图1b和图2所示,本技术提供了一种晶圆10可包括:半导体基底12、芯片110和预设沟槽130,其中多个芯片110设置于半导体基底12上,多个芯片110彼此之间通过切割道120间隔开,预设沟槽130设置于切割道120中,并沿切割道120的方向延伸。预设沟槽130在垂直于半导体基底12的第一方向(z方向)的预定深度h小于芯片110在第一方向的高度h。
50.具体地,在本技术的一个实施方式中,晶圆10可例如为已经完成晶圆阶段(例如,形成器件结构和器件结构的互连结构的阶段)的加工工艺的晶圆。晶圆10可包括半导体基底12和半导体基底12上阵列排布的芯片110。芯片110可包括器件结构和器件结构的互连结构。器件结构可包括有源器件和无源器件中的至少一种。有源器件可例如包括mos器件、存储器件或其他半导体器件,其中存储器件可例如包括非易失性存储器或随机存储器等。非易失性存储器可例如包括三维nand存储器和三维nor存储器中的至少一种的浮栅场效应晶体管,或者铁电存储器、相变存储器等。无源器件可例如包括电阻、电容或电感等,器件结构可以为平面型器件或立体器件,其中立体器件可例如为fin-fet(鳍式场效应晶体管)和三维存储器等。
51.如图1a和图1b所示,在本技术的一个实施方式中,设置于半导体基底12上的芯片110可呈阵列排布。作为一种选择,芯片110的阵列可例如呈行列排布,考虑到晶圆10通常为圆形,因此每行或每列上排布的芯片110的数量可能会有所不同。
52.多个芯片110彼此之间可形成切割道120。切割道120为半导体基底12上堆叠有介质材料的区域,该介质材料可例如为形成器件结构过程中沉积的介质材料。进一步地,该介质材料可例如包括覆盖器件结构的第一介质层以及第一介质层之上的第二介质层,其中第二介质层可用于器件结构的互连结构的隔离。同样地,切割道120可例如呈纵、横排布,换言之,在芯片110阵列的行之间以及列之间都设置有切割道120。切割道120上并不用于形成实际的器件,切割道120主要用于晶圆10。
53.如图1b所示,切割道120中形成有预设沟槽130。预设沟槽130与切割道120在平行于半导体基底12的平面中具有相同的延伸方向,换言之,预设沟槽130同样可例如呈纵、横排布,并沿着切割道120的方向延伸至晶圆10的边缘。应当理解的是,本技术的实施方式中,预设沟槽130的排布可根据具体的晶圆切割方法确定,本技术对此不作限制。
54.在本技术的一个实施方式中,预设沟槽130的宽度可例如为预设沟槽130在垂直于切割道120的延伸方向的第二方向的两端之间的距离。切割道120的宽度可例如为切割道
120在第二方向的两端之间的距离。作为一种选择,预设沟槽130的宽度可例如为切割槽120的宽度的5%至30%。此外,预设沟槽130的宽度还可例如为5微米至15微米。进一步地,还可根据晶圆的结构、制备晶圆所使用的材料以及具体的晶圆切割方法,选择合适的预设沟槽的宽度,本技术对此不作限制。
55.通过将预设沟槽130在平行于半导体基底12的平面中的宽度限
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)