1、如图所示
CIS并没有找到你选择元件的 SCH原理图符号,
2、请查看系统和工程包含的 OLB文件里面是否有你选择元件的原理图符号
3、如上图所示数据库和原理图库名字对应即可连接上
从这份错误报告来看,有两个错误:
1、有器件没有对应的PCB封装,这要查看你的库链接是否正确,PCB封装名是否填对,如果没有PCB封装,需要做库。
你可以用文本编辑器打开env文件(路径在你home环境变量下的pcbenv文件夹下),检查以下这几行设置是否正确。
set padpath = d:\lib\pad ;;注:这指的是设置你的焊盘库路径
set psmpath = d:\lib\psm ;;注:这指的是设置你的psm库路径
set devpath = d:\lib\dev ;;注:这指的是设置你的dev库路径
2、排除第一个错误后,再检查下你的原理图,管脚名是否有allegro不识别的非法字符,value有没有allegro不识别的非法字符,如果是导第一方网表,可查看log文件:netlistlog来定位是那个器件导网表有问题。
这是导网表常出现的错误,需望能帮到你!
英特尔(Intel)酷睿双核i3-3220 盒装CPU(LGA1155/33GHz/3M三级缓存/55W/22纳米)
¥75900
华硕(ASUS)P8B75-M主板(Intel B75/LGA 1155)
¥49900
昂达(ONDA)GTX660典范2GD5 980/6008MHz 2G/192bit DDR5显卡
¥119900
金士顿(Kingston)DDR3 1600 4GB 台式机内存
¥25600
希捷(Seagate)500G ST500DM002 7200转 16M SATA 6Gb/秒 台式机硬盘 建达蓝德正品
¥3399900
先马静影350电源(额定350W/为独立显卡而生/3组独立输出/双路12V/智能温控静音)
¥13900
九州风神(DEEPCOOL) 玄冰400 多平台 CPU散热器 12025发光风扇 四热管 可调速
¥100
合计3300+
学习Cadence学习记录和心得
目录:
第一章:Cadence162简介
第二章:Capture原理图设计工作平台
第三章:制作元件及创建元件库
第四章:创建新设计
第五章:PCB设计预处理
第六章:allegro的属性设置
第七章:焊盘的制作
第八章:元件封装的制作
第九章:电路板的建立
第一章:Cadence162简介
1 生成的网络表包含3个文件,他们分别是:pstxnetdat pstxprtdat pstchipdat
2 162版本新增了HDI设计的约束条件
3 可以导入/导出数据库参数,包括设计设置,光绘文件,颜色设置。方法如下:FILE/IMPORT/PARAMETERS
4 新属性(ROUTES_ALLOWED属性):SETUP/AREAS/SHAPE KEEPOUT,然后在界面上画上一个区域,再EDIT/PROPERTIES,单击刚才的圈中的区域就会d出两个对话框,表明已经将ROUTES_ALLOWED属性已经添加进去了,只要选择TRUE就激活了,这样就允许在VOID区域布线了。
5 PCB的设计流程:前处理:1原理图的设计2创建网络表3建立元器件库封装4创建机械设计图 中处理:1读取原理图的网络表 2摆好机械图和元器件 3设置PCB的层面 4进行手工和自动布线
疑问点:
1Void是什么?(在完整铜皮上挖空的区域)
2原理图中的库如何合并,遇到相同的时候他们又是怎样合并的?
第二章:Capture原理图设计工作平台
1演示一下在杂散设置中TEXT RENDERING的使用。(以加框方式显示TRUETYPE文字及是否将其填充)(没有试到效果)
2注意在杂散设置中当使用Intertool communication功能时,需要去掉antuo recovery区域的复选框。
3在杂散设置的最后一项Wire drag可以对元件是否随线的移动而移动进行设置。(此功能无效,需要按ALT键就可以实现此功能)
4SDT:是Schematic Design Tools的缩写,是早期DOS版本使用的原理图工具。
疑问点:
1 在Capture中,在设置颜色的时候,有一个设置Variant和Part Not(DNI 元件)(Do not install的元件)的颜色,是什么意思?(个人理解是变化的元件和不安装的元件)
2 intertool communication是和allegro进行交互参考用的,什么时候需要进行交互参考?(已经搞清楚了,就是当选中原理图中的某个元件时,在PCB中对应的元件也会高亮。)
3 在option/design template/page size中有个 PIN-PIN spacing,请问这个间距到底指的是什么?
4 什么是ANSI标准格点(American National Standards Institute美国国家标准协会)
第三章:制作元件及创建元件库
1在Capture中按照功能和生产厂家不同有300多个以OLB为扩展名的元件库文件中。
2如RESET上要加一杠,则R\E\S\E\T\做封装时注意的事项。
3使用电子表格制作封装将会节约时间。(强烈建议使用。)
4在电子表格制作封装的过程中注意最后的三项:PinGroup:引脚分组 Postion:引脚在元件框外的位置,有上下左右
5Dot-clock是时钟非的意思。
疑问点:
1 使用电子表格制作一个大型的元件(如A4主芯片),制作表格时注意上述第四点中的三条。
2 使用非电子表格做一个元件的封装,并注意保存的路径。
3 使用普通的方法做一个符合元件/使用表格的方式将大元件分割一下。
4
第四章:创建新设计
1ROOM:在绘制原理图为一个元件或者几个元件定义ROOM属性后,在ALLGRO中摆放元件时可以直接将元件摆放到定义的ROOM中。
2新建项目过程中的提示:PC Board wizard用来进行印制电路板的设计,需要安装LAYOUT
3常用的原理库为:也是需要添加到库包括Discreteolb (如:电容、电阻、电感类)MicroControllerolb (如:CPU\DDR\FLASH此类PIN脚更多)Connectorolb(如:DDR\FLASH类)及Gateolb(如:功放类)及TRANSISTOROLB(如三极管类)
4Ascend 表示层次图的顶层。(还要试一下确定一下)
疑问点:
1在新建项目过程中的提示:PC Board wizard用来进行印制电路板的设计,需要安装LAYOUT
但是我选择最后一项Schematic也可以导入到layout当中,这两者有什么区别?
2在工具栏中的放置端口和放置层次块的区别,还有放置分页图纸间的接口。(这三者的根本区别),同时作业一个层次原理图和平坦式原理图,还要了解这两者的区别到底在哪里?(制作过程参考P48-50)
3还要创建符合层次式电路。见P52
3小技巧:当放置原件时不知道库在什么地方用使用搜索工具。
4在原理图中单击右键一个GO TO 功能使用一下看是怎么使用的。(是坐标的定位)
5注意Capture中的电源,在CAPSYM库中提供的4种电源符号,仅是一种电源符号,本身不具备电压值,但是这类电源具备全局相连的功能,另一类是SOURCE库中提供的,有电压值。
6注意这两种电源的使用方法有什么不同。
7VHDL和EDIF是指什么?(VHDL的英文全写是:VHSIC(Very High Speed Integrated Circuit)Hardware Description Language超高速集成电路硬件描述语言)(EDIF - Electronic Design Interchange Format)
8Verilog是什么?(集成电路硬件描述语言)
9小技巧:按F4可以重复之前同样的 *** 作。 (已经使用过)
10尝试一下Capture中的压缩文件存为不同的目录是使用方法。(只是路径的转换)
小结:使用页间连接符的成为平坦式原理电路。
注意记住一般层次原理图和复合层次原理图的区别点。
第五章:PCB设计预处理
1编辑元件的属性是在点击放置元件/没有放置元件之前点击右键选择EDIT PROPETIES
2参数的整体赋值(原理图设计完毕后采用此方法,以便检查漏掉的封装。)
3当将原理图中的网络表导入到PCB中时,可以有两种归类的方法:1ROOM 2page
4关于分配传输延迟的问题:APropagation_delay是为网络分配传输延迟的时间 BRelative_Propagation是为DATA分配传输延迟的属性。
5建立差分对/TOOLS/Create differential pair用于解决高速问题。
6关于总线的命名的约束规则
状态 1总线/端口/网络名均相同 2总线与端口不一致但网络与端口一致 3总线与端口不一致但网络与总线一致 4总线与端口不一致,与网络也不一致 5总线与端口一致,但与网络不一致。
可导正确网表 ∨ ∨ ∨
不可导正确网表 ∨ ∨
6 根据DRC的检查报告,能够使用矩阵图看错误。
7 Caputer可以生产39种网络表
疑问点:
1 DRC中Report misleading tap connect指的是什么?(还没有查清楚)
2 生成39种网络表可以看一些主要的网络表。(暂时不研究)
3 生成网络表前的检查:A元件需要是否需要排列 B是否通过DRC C属性数据是否完整 (主要是封装和参数值)D每个元件是否封装。
4 Capture的属性文件可以导出修改后再导入(TOOLS/Export properties)
5 重点再研究一下导出网络表的对话框的含义P96(问一下魏老师/张工)(暂时不考虑其他功能)
阶段性总结
1在设计封装的过程中为什么字体不能改变,是空心字体
2在做原理图封装库时,如果在选择相应的管脚性能时是错误的,会有什么结果。
3在做原理图封装库的时候移动虚线容易些,但是实线就不能移动呢?(问题已经解决:是因为不能拖动中间部分,拖到左边右边就可以了。)
3在制作原理图过程中,会出现库需要UPDATE现象。
4为什么通常选择的是A3的纸张,但是打印出来的是A4
第六章:allegro的属性设置
1Pad designer可以创建通过孔,盲埋孔,过孔焊盘
2DB doctor:有效检查数据库完整性和自动整理文件过期问题
3在设置中可以定义盲埋孔,但是定义的时候书写格式有什么要求吗?
4Allegro常用的后缀文件说明:brd普通电路板文件 dra符号绘制(symbols drawing)文件 pad:Padstack文件,在做Symbol时可以直接调用,psm文件:Library文件,存一般元件 osm文件:Library文件,存由图框及图文件说明所组成的元件, bsm文件:Library文件,存由板外框及螺丝孔等组成的元件 fsm存特殊图形元件,仅用于建立Padstack的Thermal Relief(防止散热用) ssm文件:库文件,存特殊外形元件,仅用于建立特殊外形的Padstack mmd文件:模块定义(module definition)文件 tap文件:输出的包含NC DRILL数据的文件 scr:script and marco文件 log文件:输出一些临时信息文件 color:View层面切换文件 jrl:记录 *** 作allegro的事件。
5自动备份功能在不使用时才会被激活,所有用户在使用过程中要自行备份,以免数据丢失。
6自动备份的最短时间为10 min最长时间为300 min
7为了更改 *** 作习惯问题,可以自己定义习惯上的功能。使用alias 快捷键 实现的快捷功能
疑问点:
1 Groups指的是是什么群(已经解决:最高级的叫组 然后是级 子级),元件和符号的区别是什么?
2 功能是怎么选中的?
3 Clines有电气意义的导线,Lines是指没有电气意义的导线。Clines segs:没有拐弯的电气导线 Other segs:没有拐弯的非电气导线,Ratsnests:飞线 Rats Ts:T型飞线
4 什么是飞线?什么是T型飞线?
5 在Find by name中Symbol和Devtype和Symtype三者的区别是什么?(已经解决:Symbol是标号如U1 R3 Devtype:器件的完整名称 Symtype:代表是封装类型)
6 在设置中可以定义盲埋孔,但是定义的时候书写格式有什么要求吗?
7 在做的封装库中有两个文件:一个是以dra结尾的,一个是以psm结尾的,请问这两个文件的区别在什么地方,删除psm结尾的会有什么后果?
8 osm和bsm的根本区别在什么地方
9 fsm(PAD中的热风焊盘)和ssm的根本区别?ssm举例子,到底是什么东西?
10 在做PCB元件封装时:有一个创建Symbol,create device这两者有什么区别?其中创建DEVICE等做什么用?
11 T型连接点和
12 分别是什么东西?演示看下?
13 上锡的孔(plated hole),非上锡的孔(non-plated hole)这两种孔使用的范围,还有它和电镀孔和非电镀孔有什么区别?是同一种孔吗?只是叫法不同吗?
14 在设置参数中:display padless hole代表怎样的意思?
15 在设置参数中:connect line endcaps代表怎样的意思?(导线拐角处的平滑,已经解决)
16 thermal pads:在负片中显示热风焊盘的形状,不选中将不会显示,需要演示?(找魏老师要一个带有热风焊盘的文件)
17 继续问一个问题:是不是在一个设计中有用到了热风焊盘,则在出光绘文件时一定要出负片的形式。如果不是:有热风焊盘的设计和无热风焊盘的设计在出正片和负片问题上怎么区别?
18 什么是总线型的飞线
19 什么是SLOT
20 SETUP/DESIGN中:镜像怎么用?
21 SETUP/SUBCLASS究竟在什么地方用的到?
22 上次问过魏老师孔怎么出不来的问题,可能还要在此请教?
23 设置B/B VIA中没有焊盘怎么调用这个盲埋孔呢?问张工
24 在capture中设置了差分对,allegro中还要进行设置吗?
第七章:焊盘的制作
1allegro支持正平面的花焊盘,也支持负平面的花焊盘,花焊盘通常发生在平面层,但是也用来连接焊盘到布线层的敷铜区域。
2标准热风焊盘的内经等于钻孔直径+20mil,外径等于anti-pad的直径,anti-pad的直径通常比焊盘直径大20mil,开口宽度等于(ID-OD)/2+10mil,保留至整数位。
3热风焊盘的的名词:内经(ID),钻孔直径
4热风焊盘又称FLASH焊盘(制作的时候需要在PCB editor中制作)
小常识:使用于DIP封装:
元器件引脚直径(D) PCB焊盘孔径
D≤40mil D+12mil
40mil<D≤80mil D+16mil
D>80mil D+20mil
6 制作普通过孔焊盘:开始-中间-结尾相同,需要有热风焊盘FLASH,阻焊层的比规则焊盘大10mil
7 制作SMD焊盘:只需要设置开始等于PASTE TOP,SOLDER分别大10mil即可。
疑问点:
1 正的热风焊盘必须存在于正片上吗?就是正的平面层,负的热风焊盘一定存在于负片上吗?正片和负片在分层时就要设定吗?
2 如何使用命令制作非标准焊盘?
3 allegro焊盘的命名规则是怎样的?
4 microvia:当考虑盲埋孔约束条件时,设置盲埋孔焊盘
5 做PAD designer当中,shape怎么时候,什么情况下用SHAPE,shape在哪里制作?(贴片IC下的散热铜箔用SHAPE)
小结:
做FLASH(标准热风焊盘和非标准热风焊盘)是在PCB EDIATOR中制作,其他焊盘在PAD DESIGOR中制作,SHAPE在哪里制作,还需要问一下?
第八章:元件封装的制作
1Symbol类型:psm(Package symbol):代表元件的封装 如0402
2bsm(Mechaninal symbol):机械类型的零件(如OUTLINE及螺丝孔等)
3osm(Format symbol):PCB的LOGO,assembly等的注解
4ssm(Shape symbol):用来定义特殊的PAD
5fsm(Flash symbol):负片热风焊盘
6 在做封装时发现不能将焊盘放入当前窗口中,是因为窗口设置的太小了,需要设置一下
7 书中制作PLACE BOUND TOPD的焊盘的方式不同,有的使用SETUP/AREAS/PLACE BOUND,有的采用直接放置SHAPE来制作。
8 制作独立的SHAPE时,需要建立新的文件夹SHAPE SYMBOL
9在制带有SHAPE的焊盘过程中,如果要旋转焊盘请选择EDIT/SPIN
疑问点:
1 制作焊盘时,不同的人有不同的风格:但是都有最基本的焊盘+丝印,有人加上PLACE BOUD 有的加上装配层,还有的加上VIEW那么真正可以简化的是哪一种?没有PLACE BOARD会有什么问题,没有加装配层会有什么问题,没有加VIEW会有什么坏处?(有焊盘+丝印即可,其他可以不用)
4 在制作普通package时,Connect和Mechnical的区别是:一个引脚带编号,后者引脚不带编号
5 找一下做焊盘的例子来做一下,锻炼一下做封装。制作封装的步骤:A设置封装的单位 B增加焊盘 C放置PLACE BOUND和设置元件高度。如下:
D添加丝印。添加方法ADD/LINE,E添加元件标号定义,通常输入U,而不是直接标示数值添加方法:layout /labels/refdes F添加装配层,添加方法:ADD/LINE ACTIVE CLASS设置PACKAGE GEOMETRY,ACTIVE SUBCLASS为装配_TOP G添加在装配顶层的元件标号,格式U,添加方式:layout/labels/refdes
6制作封装时如何让参数值显示出来。
7SMD封装的SOLDER制作习惯是都大于10mil,看一下魏老师和张工的PAD是怎么制作的,还有SOLDER和PASTE的区别到底是什么?
8装配层元件序号和丝印层序号的根本区别是什么?P168中提到的?
9做元件封装时为元件增加LAYOUT/LABERS/DEVICE,在OPTION中CLASS为DEVICE TYPE SUBCLASS为ASSEMBLY_TOP
10在制作特殊焊盘时需要添加SHAPE,SHAPE在PCB EDITOR中已经制作完毕,但是在PAD编辑器中却无法浏览到他们,请问如何设置才能浏览到他们呢,还有库中的路径究竟是如何设置的?
11PAD的命名规则和PACKAGE的命名规则是怎样的,有详细的描述吗?找一下相关的资料?
譬如:pad120cir65d等,热风焊盘呢?过孔呢?方孔呢?
12在PCB EDITOR编辑器中,新建的东西有:BOARD; BOARD(WIZARD);MODULE;PACKAGE SYMBOL;PACKAGE SYMBOL(WIZARD);Mechanical symbol;FLASH SYMBOL;SHAPE SYMBOL;FORMAT SYMBOL;其中BOARD还没有搞懂是什么东西,还有MODULE怎么用的?(BOARD是建立电路板的)
第九章:电路板的建立
1在使用建立电路板向导中:如果要使用模板,要输入技术文件和参数文件,应该如何设置呢?因为在介绍中是默认屏蔽的,没有使用这些功能的?
2PCB BOARD向导中提示的边框有A和B之分,A代表的的尺寸是多大?B呢?那个相当于A4纸
3在如下图,表示使用向导为电路板的PLANE层产生负片(generate negative layer for power plane)
4增圆弧的两种方式:增加半径的圆弧,增加直径的圆弧如下图
5建立电路板边框的一般步骤:
图(1)
图(2)
A 画边框 CLASS选择board geometry,SUBCLASS选择OUTLINE
B 放置安装孔 PLACE/MECHANICAL SYMBOLS/…注意要在ADVANCED中将LIB打开
C 设置封装允许摆放区域,在SETUP/AREA/PACKAGE KEEPIN
D 设置走线允许摆放区域,在SETUP/AREA/ROUTE KEEPIN
E 设置禁止布线区域:在SETUP/AREA/ROUTE KEEPOUT
6 建立电路板和建立机械符号的区别?到底是什么区别?
7 建立机械符号的一般步骤:
A 设置单位
B 设置格点
C 建立板框
a) 添加定位孔(添加方法同建立BOARD不同,他是通过放置LAYOUT PIN来放置的,而BOARD则是通过PLACE/MECHANICAL SYMBOLS/…注意要在ADVANCED中将LIB打开放置的)
D 倾斜拐角,就是将90度的拐角给进行过度圆滑一些
E 尺寸标注
F 标注斜角
G 设置允许摆放区域和允许布线区域
H 设置禁止摆放和禁止布线区域
I 设置禁止过孔区域
J 保存,如果未建立bsm文件,就产生一下就可以了
建立DEMO设计文件的一般步骤:A设置绘图参数 B摆放机械符号 C添加格式符号 D添加封装符号 E设置颜色的可视性 F定义板层 G 保存电路板模板。
8输入网络表P199file/import/logic
个人小心得:
制作一个电路板时使用封装向导建立Board(wizard),再在该环境中建立机械符号,建立完毕后保存,然后在调出来作为电路板的符号,制作机械符号时安装标准的制作方法(A-J)10个步骤来做封装,这样很标准。
以上就是关于cadence中的这个警告6090怎么解决全部的内容,包括:cadence中的这个警告6090怎么解决、你好,我想问一下,为什么我在cadence导入网表时出现这样的错误,请问要如何解决呢、要用cadence ic,配电脑求推荐配置等相关内容解答,如果想了解更多相关内容,可以关注我们,你们的支持是我们更新的动力!
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)