-
基于ARM的可定制MCU可替代FPGA
如今的产品生命周期可能短至六个月,因此在这种情况下要想取得定制ASIC的低成本、低功耗和高性能优势几乎是不可能的。定制ASIC的设计周期通常要一年左右,这通常要比终端产品的生命周期还要长。另外,标准单
-
Altera 40-nm Arria II GX FPGA转
Altera 40-nm Arria II GX FPGA转入量产Altera公司今天宣布,开始量产发售40-nm Arria® II GX FPGA系列的第一款器件。Arria II GX器件系列专
-
Diodes新型低压差线性稳压器提升驱动能力
Diodes公司 (Diodes Incorporated) 推出一双超低压差 (Low dropout,简称LDO) 线性稳压器AP7175及AP7176B,在仅有0.23V的压降下提供3.0A连续
-
嵌入式开发FPGA有哪一些设计的要点
FPGA的用处比我们平时想象的用处更广泛,早期的嵌入式开发FPGA相对比较简单,所有的功能单元仅仅由管脚、内部buffer、LE、RAM构建而成,而LE由LUT(查找表)和D触发器构成,RAM也往往容
-
抗SEU存储器的设计的FPGA实现
O 引言随着我国航空航天事业的迅猛发展,卫星的应用越来越广泛。然而,太空环境复杂多变,其中存在着各种宇宙射线与高能带电粒子,它们对运行于其中的电子器件会产生各种辐射效应。辐射效应对电子器件的影响不可忽
-
FPGACPLD状态机的稳定性设计
随着大规模和超大规模FPGACPLD器件的诞生和发展,以HDL(硬件描述语言)为工具、FPGACPLD器件为载体的EDA技术的应用越来越广泛.从小型电子系统到大规模SOC(Systemonachi
-
基于FPGA 的高效率多时钟的虚拟直通路由器
1 多时钟片上网络架构的分析片上网络结构包含了拓扑结构、流量控制、路由、缓冲以及仲裁。选择合适网络架构方面的元素,将对片上网络的性能产生重大影响[2]。(1)网络拓扑:在设计中,选择Mesh 拓扑结构
-
基于MT9M033设计的FPGA HD IP监视摄像机方案
This unique soluTIon features Altera's low-cost Cyclone® III or Cyclone IV FPGAs and intellectual pr
-
基于MATLAB在FPGA 算法上浮点定点转换的实现
AccelChip 公司(最近已被赛灵思公司收购)最近所做的一次调查显示,53% 的回答者认为浮点定点转换是在 FPGA 上实现算法时最困难的地方(图 1)。虽然 MATLAB 是一种强大的运算开发工
-
MPEG-2复用器PSI信息分析部分的FPGA实现
MPEG-2复用器PSI信息分析部分的FPGA实现复用器是数字电视前端平台的关键设备,它的主要功能是完成对输入多路传输流(Transport Stream,TS)的复用工作,它的性能稳定性直接影响前端
-
利用串行RapidIO实现FPGA协处理
利用串行RapidIO实现FPGA协处理为了支持“三重播放”应用,人们对高速通信和超快速计算的需求日益增大,这向系统开发师、算法开发师和硬件工程师等人员提出了新的挑战,要求他们将各种标准、组件和联网设
-
利用串行RapidIO实现FPGA协处理
利用串行RapidIO实现FPGA协处理为了支持“三重播放”应用,人们对高速通信和超快速计算的需求日益增大,这向系统开发师、算法开发师和硬件工程师等人员提出了新的挑战,要求他们将各种标准、组件和联网设
-
高速流水线浮点加法器的FPGA实现
高速流水线浮点加法器的FPGA实现0 引言现代信号处理技术通常都需要进行大量高速浮点运算。由于浮点数系统 *** 作比较复杂,需要专用硬件来完成相关的 *** 作(在浮点运算中的浮点加法运算几乎占到全部运算 *** 作的
-
BP神经网络图像压缩算法乘累加单元的FPGA设计
BP神经网络图像压缩算法乘累加单元的FPGA设计0 引 言神经网络(Neural Networks)是人工神经网络(Ar-TIficial Neural Networks)的简称,是当前的研究热点之一
-
FIR带通滤波器的FPGA实现
FIR带通滤波器的FPGA实现引 言在FPGA应用中,比较广泛而基础的就是数字滤波器。根据其单位冲激响应函数的时域特性可分为无限冲击响应(Infinite Impulse Response,IIR)滤