-
基于EDAC模块嵌入到ARINC 659用来提高总线控制器的容错处理能力
摘 要: 航天应用中,单粒子翻转引发SRAM型FPGA的错误最多,而EDAC设计在纠错模块中有着广泛的应用。将依据扩展海明码设计的[40,32]EDAC模块嵌入到ARINC 659的双口数据DPRAM
-
一种ARINC659总线测试的方法
ARINC659总线是一种在总线传输时间和存储空间上具有高容错性和高冗余度的底板总线[1],并以其特有的总线校验机制,很好地解决了航空电子系统对于底板总线的高可靠性要求问题。ARINC659总线协议规
-
ARINC659总线的拓扑结构工作原理以及特点
1 ARINC659总线介绍1.1 拓扑结构ARINC659总线拓扑结构如图1所示。航空电子系统中,各LRM模块之间通过ARINC659底板总线进行数据通信。每个LRM模块包含2个总线接口单元BIU(