-
云计算平台怎么使用_云计算平台在不同场合的使用介绍
计算技术伴随着文明的发展而发展,是社会文明的重要组成部分。中国的算盘可以算是最早的计算工具。1500年后,法国人发明了八位计算的加法器,紧接着德国人发明了近现代的计算器,直到首台图灵计算机ENIAC(
-
使用单个ADC驱动器的八通道数据采集系统
影响数据采集系统的主要因素包括:速度、精度、功耗、封装尺寸及器件成本,对于不同的应用,最关键的因素也不同。本文描述了在八通道数据采集系统中,如何使用单个运算放大器来驱动ADC,以降低整个系统的成本和尺
-
使用LPC1700的IEC 60601
关键词: 60601 , IEC , LPC1700 , 警报 , 音频IEC(国际电工委员会)提供了第一个关于医疗设备音频和视频报警的重点标准,即IEC60601-1-8。通过将重点聚焦于资料的音频
-
频谱分析仪的使用及实用技巧
频谱分析仪是一款功能多、用途广的电子测量设施,既可以对放大器、滤波器等线路线路系统的部分参数进行测量,还能够对于信号的调制度、频率稳定性等方面进行一个参数测量。下面则对频谱分析仪的使用与实用技巧进行一
-
使用同步检测进行精密低电平测量
同步检测是一项实用的技术,它可通过许多仪器仪表应用提取低于噪底的嵌入低电平信号。例如:测量非常小的电阻,测量在强背景光下光的吸收或反射,或者甚至在高噪声电平的情况下进行应变测量。当频率接近直流时,许多
-
如何选择和使用合适的逻辑分析仪
一、逻辑分析仪的发展自20世纪70 年代初研制成微处理器,出现4位和8位总线,传统示波器的双通道输入无法满足8位字节的观察。微处理器和存储器的测试需要不同于时域和频域仪器。数域测试仪器应运而生。HP公
-
如何使用结构光进行3D扫描?
随着很多全新技术的涌现,人们越来越需要用3D方法来表示现实世界中的物体。特别是机器视觉和机器人技术,它们都得益于精确和自适应的3D捕捉功能。其它针对3D扫描的应用包括生物识别、安防、工业检查、质量控制
-
Zynq中使用FreeRTOS的空闲钩子函数时在SDK中的设置
本文介绍zynq中使用FreeRTOS的空闲钩子函数时在SDK中的设置和一些说明初玩zynq发现,在zynq中可以运行FreeRTOS,果断试了下;测试了几个例子,一切正常,但是在使用空闲钩子函数时导
-
合理使用JTAG和IMPACT帮助你调试FPGA不能启动的问题
本来想着把GTX后面两篇博文找时间写了,但是最近实在是忙,一直在搭图像处理的AXI框架和整FPGA-DSP双平台的板子,下面先和大家分享一下调试心得。最近调试一块新的ArTIx7板子,遇到了一个很奇怪
-
使用VIVADO对7系列FPGA的高效设计心得
随着xilinx公司进入20nm工艺,以堆叠的方式在可编程领域一路高歌猛进,与其配套的EDA工具——新一代高端FPGA设计软件VIVADO也备受关注和饱受争议。我从2012年开始使用VIVADO,像所
-
Xilinx DPD 解决方案使用经验(七)
Xilinx DPD 解决方案使用经验(七)这篇文章是关于Xilinx DPD最后一篇总结文章,内容涉及的比较宽泛,但在使用的是要注意的问题。1)DPD V2.0文档指出,DPD的处理带宽必须不能小于
-
Xilinx DPD 解决方案使用经验(四)
Xilinx DPD 解决方案的Microblaze每执行一次Control_mode(通俗的讲,就是命令),都会返回一个CommandStatus.我讲经常用到的和遇到的CommandStatus罗
-
如何在EDK中使用自己的 IP核?
如何在EDK中使用自己的 IP核呢? 这是很多人梦寐以求的事情。然而在EDK以及ISE的各种文档中对此却遮遮掩掩,欲语还休。在以往的设计中,无论是简单的IPIF,还是要在EDK中开放的IP核中增加自己
-
3系列FPGA中使用LUT构建分布式RAM(2)
分布式RAM支持以下的单口RAM与双口RAM类型:带有异步写同步读的SRAM,其中的同步读取可以使用与分布式RAM相关联的触发器实现。带有一个同步写端口与两个异步读端口的DRAM,其中同步同步读的原
-
3系列FPGA中使用LUT构建分布式RAM(3)
前面简要介绍了Spartan-3系列FPGA中分布式RAM的基本特性。为什么不从更高级的Virtex系列入手呢?我仔细看了一下各个系列的介绍、对比,Spartan系列基本就是Virtex系列的精简版,
-
3系列FPGA中使用LUT构建分布式RAM(1)
前一阵出差,然后又吹空调受凉休息了一阵子,耽误了不少时间。现在缓过劲来了,可以继续写作了。出差途中数小时路上无聊,就顺手打印了XAPP463.pdf,即《Using Block RAM in Spar
-
3系列FPGA中使用LUT构建分布式RAM(4)
前面讲了分布式RAM的方方面面,下面以RAM_16S为例,分别给出其在VHDL和Verilog HDL下面的模板代码(在ISE Project Navigator中选择 Edit--- Languag
-
6系列FPGA中使用块RAM的心得(3)
接下来就是调用IPcore,来产生ROM的IP了。流程就不多讲了,不清楚的同学可以看书,也可以简单浏览一下。在建立IPcore的时候,选择为Block Memory Generator,就进入了块RA
-
6系列FPGA中使用块RAM的心得(4)
调试过程中的一点小问题生成IP核的调用之后,然后对其进行例化,格式是rrra YourInstanceName (.clka(clka),.addra(addra),Bus [9 : 0].d