求Xilinx FPGA的IP核的封装流程!

求Xilinx FPGA的IP核的封装流程!,第1张

你要封装的xilinx 一样,那就得用他提供的tcl脚本来做gui

需要把你所有的参数做成可配置的

个人真的不建议你这样做,如果你想把ip核给别人用,又想保护知识产权

直接做成ncd文件就可以了,别人是看不见扰运你的代码的,但宴早他还是能使用功缓祥梁能

因为前段时间自己用到一款Xilinx Virtex-Ii FPGA,

然而,作为一个懒人,在新建原理图封装(library)的时候,我遇到握枯了麻烦。

对于Altera公司的FPGA来说,貌似都提供了现成的olb文件(这说明Altera在客户维持方谨皮者面做得挺贴心的),

但经过仔细调研,发现Xilinx并不提供现成的的FPGA 原理图库。

由于现在FPGA管脚数越来越多(多的达1000个以上),一个一个地输入管脚名,简直是噩梦。

而且,即使你很勤劳地把所有管脚都输入,也难保其中不会出错。

所以,到勾狗上勾了两天,加上自己摸索,终于找到了一种相对来说比较便捷的方法。

第1步:当然是到Xilinx的官网上下载所谓pin out 文件。比如说我下载了一个virtex2_pkgs_zip.zip文件,

包含了V-II的所有型号FPGA的pin list。例如其中的2v500fg256就是我想要的。

第2步:打开2v500fg256.txt,会看到其中的

Package Name 、Bank name,IO Type这三列信息很有用。

新建一个excel表格,导入数据(文本文档格式),将2v500fg256.txt导入。

第3步:在capture中,选择file->new->library。

第4步:单击新建的library,选择new part from spread sheet.

你将会看到一个原理图管脚分配表

第5步:将excel中的相关列的信息粘贴到该表中。

到了这一步,就OK了。剩下的,就是一些小修小补的事情,原理图库就建好了。

说起来,还是蛮简单的,最关键在于知道有第4步,其它就不是祥薯问题啦。

你如果安装了纳含Altium Designer,先看看你Altium Designer的安装乱指目录下的 Library ->Xilinx目录,这个目录下应哗茄配该是有的,如果你看了没有的话,我再给你发一份吧。我的是09的,是有这个集成库的,见下图。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/tougao/12120975.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-21
下一篇 2023-05-21

发表评论

登录后才能评论

评论列表(0条)

保存