fpga芯片jic能烧写但是不能执行

fpga芯片jic能烧写但是不能执行,第1张

楼上的,什么是jic都不知道,就不要占沙发了。jic是altera的FPGA烧写文件,可以把NIOS和FPGA程序合并,然后搞成一个jic文件,再烧写颤含到板子的EPCS4之类的FLASH中,这样板子上唯洞仔电就可指汪以自动加载NIOS程序和FPGA程序了。

具体问题,可以发邮件给我:keyboard660@163.com

为了解决这个问者伏态题,使我们的FPGA重新上电后不丢失之前下载的程序,我们可以把.sof文件转成.jic文件,然后通过JTAG方厅纯式下载到FPGA中去,就可以解决这个问题了。

下面我们说一下把.sof文件转成.jic文件的步骤:

1、打开编译过并产生了.sof文件的工程;

2、首源点击File菜单下的Convert Programming Files…命令,出现如下界面:

3、参考下图修改配置,修改后点击生成

4、生成之后,在下载的时候,加入刚才生成的.jic文件就可以了。

AS由FPGA器件引导配置 *** 作过程,它控制着外部存储器和初始化过程,EPCS系列.如EPCS1,EPCS4配置器件专供AS模式,目前只支持

Cyclone系列。使用Altera串行配置器件来完成。Cyclone期间处于此燃运主动地位,配置期间处于段局从属地位。配置数据通过DATA0引脚送入

FPGA。配置数据被同步在DCLK输入上,1个时钟周期传送1位数据。

JTAG接口是一个业界标准,主要用于芯片测试等功能,使用IEEE Std 1149.1联合边界扫描接口引脚,支持JAM

STAPL标准,可以使用Altera下载电缆或森梁主控器来完成。

AS 与JTAG的区别:

AS模式:

烧到FPGA的配置芯片里保存的,FPGA器件每次上电时,作为控制器从配置器件EPCS主动发出读取数据信号,从而把EPCS的数据读入FPGA中,实现对FPGA的编程

JTAG:直接烧到FPGA里面的,由于是SRAM,断电后要重烧

.pof文件可以通过AS方式下载(保证byteblasterII/usb blaster连接正确)

.sof文件或者转换的.jic可以通过JTAG方式下载。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/tougao/12225741.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-22
下一篇 2023-05-22

发表评论

登录后才能评论

评论列表(0条)

保存