什么是PLL

什么是PLL,第1张

PLL为一负回授系统,在回路中利用回授讯号,将输出端的讯号频率及相位,锁定在输入端参考讯号的频率及相位上。锁相回路是一个实现相位锁定的控制系统,在锁相回路频率合成中,锁相回路具有稳频的功能,随著通讯卫星及量测仪器技术之发展,锁相回频率合成器已广泛用作高频讯号源。PLL是由相位比较器、回路滤波器、压控振荡器、除频器所组成;主要的应用在无线通讯系统中,锁相回路应用於发射机和接收机中,以提供本地振荡讯号将基频讯号升频至射频讯号,使通讯系统能有更大的容量,或将天线端接收到的射频讯号至中频频段来进行讯号解调。

在CDMA电路中的作用

基于ADS的PLL电路仿真程序,它可以方便地进行相噪、杂散和稳定度分析,并可以方便地与EVM仿真程序联合使用。

具体请看这篇论文,我看不大懂,所以没有办法截取重要内容

http://www.52angell.com/htmldata/84/90/2005_10/article_19803_1.html

首先检查电路 看电路是不是有短路或者虚汗的地方。其次,检查电路电源是否正常。如果都正常的话,那么你就先根据fpga datasheet,编写一个测试程序,检查下片子是否正常。ok,如果这一切都没有问题的话,检查一下你FPGA的烧写时序,检查下你程序的时序是否正常。如果到这都没问题,但是还是没有信号的话,那么你就要检查下你的电路的电气连接了,看是否电路存在设计错误了

希望能帮到你


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/yw/11288990.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-15
下一篇 2023-05-15

发表评论

登录后才能评论

评论列表(0条)

保存