如果是调用IP core,到简单了,你在顶层文件里例化三个ipcore,然后用wire变量连接起来,就OK,按顺序连哦。。。因为你没有说清楚DSP流程,我也不知道你要做哪些算法。。。:1.FPGA的CLK是100MHz。读取一次ADC并写入RAM的周期是100ns,即采样率是10MSPs。理论上最高能采5Mhz的正弦波。 2.你用的RAM是否是FPGA的静态RAM。
如果是FPGA的专用RAM资源,其访问速度还是很快的。100MHz完全没有问题,你也可以给
你的设计加时钟如果是外挂AD
芯片, 那么你需要查看ad芯片的DATAsheet,使用fpga设计响应的时序近而从AD获取转换后的数字值。
如果采用现在高端的集成有AD的fpga,则要查看FPGA的datasheet,近而了解ad工作原理及相应借口,近而设计逻辑与之通讯。
评论列表(0条)