说说我的理解~
FPGA和C语言什么的是不一样的,他的程序是HDL语言,即VHDL或者Verilog HDL,这些语言有个名字:硬件樱卖毁描述语言。既然是硬件描述,那就是说只是描述某种状态,要注意描述状态这些词汇,就是说他是搭建一个硬件的固定的系统,一旦用语言描述好了以后,这个系统就固定了。
首先FPGA有两种逻辑:组合逻辑和时序逻辑。
组合逻辑:描述一个状态,比如c:=a+b ,d:=c+‘1’那么在硬件电路上,这就是个固定的通道,c在任何时刻都等于a+b,而d在任何时刻都等于c+‘1’,也就是说,d在任何时刻都等于a+b+‘1’(如果不考虑门级延时的话),a、b值改变时,c、d的值会同时改变,而C语言里就不一样,如果是以上两个语句的话,在第一句之间和第二句之间若设断点,则a、b改变时,d不会立刻发生变化,只有在执行完第二句后,d才会发生变化。
时序逻辑:这个是写在进程process(对VHDL)或者always(对verilog)里面的,会一级一级的靠时钟来触发,在进程中的if-else分支语句,其实就是出发的条件
楼主追问的那个问题,调用模块,其实也是在程序中并行的,就是说模块被调用了,就相当于写在配握这个程序里的并行语句,调用它的模块是一起一直在运作,之所以用运作就是想说明这些模块没有先后顺序,他们都是用来描述你要实现的功能的,只是对硬件的描述,映射到硬件上就是一堆寄存器和与非脊备门和线而已。用FPGA的时候要经常联想下硬件怎么实现的,这样就会明白所谓的“执行顺序”。其实严格来说,FPGA应该没有“执行顺序”这个词,他只是对硬件的一个描述而已。
举个例子,就像你设置一个物理的陷阱,你要实现的功能是,人推门,夹在门上的水桶掉落,然后再砸到跷跷板上,这个过程,你的设置就相当于硬件语言描述,人推门可以理解为时序逻辑,相当于需要触发条件的并行逻辑,你检测门是否被推开,和是否有重物砸向跷跷板是一直在进行的,只是在某一刻这些条件才被触发,所以在你看来好像是顺序执行的,但实际上是一直并行的。
说了这些,仅供参考。。
SIGNAL a,b,c,d:INTEGER range 1 to 9BEGIN P8:PROCESS(clk) ----产亩告行友盯生脉冲信号 BEGIN P9:PROCESS(clk8,yh,yl,a,b,c,d) ---闰年,月份判迅哗断 VARIABLE q,w:INTEGER range 1 to 81 := 1 VARIAB这是两个不同的概率,c语言程序是软件程序,可以在做一直在运行。镇乎族而fpga程序首先先从外部顷耐存储设备装载进来,然后经过布线就生产了实际的电路,所以它应该看成实际的电路。而生成了实际电路,你外部信号如何变化,对应的fpga就会有相应的御弊反映,即你看成的程序运行。欢迎分享,转载请注明来源:内存溢出
评论列表(0条)