FPGA的基础EDA实验,串口VGA已经学得差不多了。接下来要怎么学?要不要立马就学nios ii ?还是怎样

FPGA的基础EDA实验,串口VGA已经学得差不多了。接下来要怎么学?要不要立马就学nios ii ?还是怎样,第1张

我最近在做spartan3e的串口调试:

当烧入clk=1,txd<=rxd时,打开串口调纤棚试助手,在发送区输入0f,接收区能正常显示0f。

但是烧入网上下得uart程序(含clkdiv、uart-rx、uart-tx)时,打开串口调试助手,在发送区输入0f,接收区没有内容。

请问这是为什么呢?网上下的程序我唤侍下了几个版本,都不和竖吵能运行…希望能指导下,不甚感激~

void init_spi(void)

{

IOWR_32DIRECT(SPI_BASE,12,0xc0)/裤则/bit6 bit7 置1使能发送接收等待标志

IOWR_32DIRECT(SPI_BASE,8,0x60)//bit5 传输散型移位寄存器空标志 bit6 发送等待

}

alt_u8 spi_process(alt_u8 txdata)

{

alt_u8 rxdata

alt_u32 spi_status_reg

//发送数据

do{

spi_status_reg = IORD_32DIRECT(SPI_BASE,8)

}while((spi_status_reg &0x40) != 0x40)

IOWR_32DIRECT(SPI_BASE,4,txdata)

//接收数据

do{

spi_status_reg = IORD_32DIRECT(SPI_BASE,8)

}while((spi_status_reg &0x80) != 0x80)

rxdata = IORD_32DIRECT(SPI_BASE,0)

return rxdata}

有这两胡掘棚个基本函数就可以通讯了,剩下的就要看你的陀螺仪的手册进行配置...

1、nios2 cpu datamaster 没有和on chinp ram 连接,导致程序在系统斗数丛ram上无法下载。 2、在毕蚂加载SDRAM模块时应注意其参数的准确性,否则同样影响data总线数据传输导致该空樱问题。 3、还有,在建立工程选择软核.sopcinfo文件时要注意路径,一般nios ii...


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/yw/12314109.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-24
下一篇 2023-05-24

发表评论

登录后才能评论

评论列表(0条)

保存