1、库的添加
打开Place Part属性框, *** 作如下:
(1)在Place菜单下有Part
(2)快捷键为P
其中下图图标分别为添加库和删除库。软件自带库的路径为/tools/capture/library在软件自带库中Discrete库为常用器件库,包括的电阻、电容、二极管、三极管等常用器件。
查看剩余1张图
2/7
2、器件的查找
是用来在指定文件夹下面进行器件的查找的。
3/7
2、器件的查找
4/7
3、器件的放置
放置器件有两种方式
(1)选中器件后点击
,在合适的位置左击;
(2)选中器件后双击,在合适的位置左击。
1111京东全球热爱季尖货专场,万券狂欢!
广告
5/7
4、器件的旋转
该 *** 作快捷键为R,在器件选中后未放置之前可以旋转,在器件放置之后再选中也可以旋转
6/7
5、电源与地的放置
电源与地放置的快捷键为F和G,不过两者都在同一个库,就是CAPSYM
画线
快捷键W
默认是直角的线,如果想要画任意的线,可以按住Shift
Net alias
拖动过程中断开连接,就是按住Alt再拖动,效果如下图
CAD快速查看图-应用市场安卓版免费下载
广告
7/7
原件旋转与镜像FILE/EXPORT/LIBRARIES是导出,导入只需要把现有的封装放在指定的目录下即可,指定目录在SETUP/USER/DESIGN_PATHS和CONFIG_PATHS里面设置PADPATH,PSMPATH,DEVPATH,三个选项就可以了,通常有新增元件就可以直接放到指定目录就可以调用了主要记录封装必备的元素。
必备5项。
(a)setup,areas里
package geometry的
place_bound_top和height
(b)add,line里的silkscreen_top/assembly top
(c)layout,refdes里的
silksreen_top与assembly top
缺项的话,保存时会报错。
详细步骤:
1打开 Allegro PCB design gxl,选择file new drawing ,drawing type 选择package symbol,名字填,browse选择存储路径;
2设置画布大小 。setup,design parameters,d出editor对话框,x,y输入值,单位选择mm。
3放置引脚,输入坐标
4设置外形 setup ,areas,package boundary,使得 options 如下设置active class 为package geometry,subclass选择place_bound_top,然后输入坐标;
5设置元器件高度,选择setup,areas,package height,确定active class为package geometry,subclass为place_bound_top,选中元件,在options标签页里max height输入元器件高度。
6添加丝印外形
add,line,确认options里,active class为package geometry,subclass为silkscreen_top,输入坐标画外形;完事右键done。
7添加元器件标志
layout,labels,refdes,options里主类为ref des,子类为silksreen_top,text_block选3,单击左键输入值,u。
8添加装配层
add line,主类package geometry,子类assembly top,输入坐标,完事右键done。
9添加元器件标志
layout,labels,refdes,options主类选refdes,子类选assembly_top,text_block选3。元件中间左键输入u
10保存。首先要建立自己的元件库,不断向其中添加,就可以有自己常用器件的元件库了,积累起来,以后用起来很方便。
打开原理图:一般可以在开始菜单找到CADENCE软件,在它的目录下找到DESIGN ENTRY CIS,双击打开,选择OrCAD Capture CIS,进入工程界面。
开始建立工程 。在主菜单 file->new->project,d出对话框。
工程名(项目名称,LIB),schematic选项(原理图设计),路径(选个文件夹当学习存放)
点击OK,创建完毕,进入原理图界面。双击工程里的窗口可最大化。
激活工程管理器,file -> new ->library,元件库被自动加入到工程中
选中新建的库文件,右键->new part,d出对话框
元件名称(RES电阻),索引前缀(R,也就是以后原理图的R),封装(0603,一般也可以不管,就是不填,以后再在原理图中更改)。其他选项默认不管。点击OK就可以,d出器件图形窗口。
点中虚线的边角可以拖动,改变器件的大小。
画管脚。Place==>Rectangle
然后在虚线框内画出一矩形框,宽两个,长三格。
点击工具栏中的snap to grid,让它变成红色,这样我们的鼠标就可以在最小一格里面活动了(拉伸线)
点击矩形的右下边框,按住鼠标左键不动,按键盘向上方向键5下。你会发现矩形框改变了。同样的方法,按右上边框和向下键,改变矩形框。
点击工具栏中的snap to grid,让它变成不是红色。鼠标只能在点上移动点取画图。
上2个引脚。Place==>Pin
管脚名,管脚编号,线的形状(Short)。点击OK就可以了
如图把引脚布在矩形中心边上。
点中虚线框,拖动边角,缩小到实线矩形框,
OK。到这里元件算是完成了,想保存退出也是可以了。
但是,我看着两个1和2,重复出现碍眼。于是我点击菜单,Options==>Part Properties,d出对话框
在对话框中把PIN NAME VISIBLE 关掉,变成FALSE。OK,退出对话框。
这时候,元件就隐藏了引脚名。大功告成~~~~~~~~~~~~~~
1、首先打开Cadence原理图设计工具Capture CIS,新建原理图工程文件。
2、建好原理图工程文件后,点击Place part(P)工具。
3、在Place part工具栏里面点击Libraries下方的Add Library,或者直接按快捷键Alt+A,打开Browse File窗口。
4、在Browse File窗口找到并打开元器件原理图库,根据自己需求选择对应的元器件原理图库,常用的电容、电阻、电感等元器件在Discreteolb库内选中后点击打开。
5、打开元器件库后,在Part下的框内输入元器件关键字母搜索元件,比如电容是C或者Cap,电阻是R,找到元器件后双击元器件即可调用元器件。
6、双击元器件后鼠标移动到原理图纸内鼠标左键单击一下元器件就放入原理图纸中了。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)