2 在logic中,点击tools/ pads layout link
3 选折open 打开你已经画的layout文件
4 在d出的pads layout link对话框中,选择design页面,点击eco to pcb
5 在layout文件中找到添加的元件,完成走线连接。
以上方式无需导入网络表。您好:
这个其实就是选COPPER POUR就可以,然后注意在画覆铜区域时,点右键打钩任意角度、路径、添加圆弧,画完圆弧时再将添加圆弧的打钩去掉,最后画完后再选整个边框后Flood(灌注)就可以了。
。在layout里设置则是通过SETUP——DESIGN RULES——DIFFERENTIAL PAIRS,选中你要的两根线进行设置,一般用router布线比较方便,选中你要设置的网络右键就可以选择成差分,等长了
Ctrl+Enter打开Options,
第一,设置对信号信号线进行包地的网络,一般是DGND
第二,Add添加受保护的网络,比如我用到了PCLK
第三,在Shielding spacing选第一个
第四,包地线过孔间距,我设置的08是公制的,你若是英制,就改为40
第五,Pattern选Perimeter(沿着信号线包)
第六,Via To Shape是过孔到信号线的距离,英制就改为8
设置OK,就右键选择网络,选中信号线右键,有个Add Via Shield,就OK了
1。在AUTOCAD里进行:在插入菜单下→光栅图像参照,出现一个对话框,然后文件类型改为JPEG格式,找到,然后打开即可插入到CAD中,生成“。DXF”文件2。在PADS2007里进行:建立一个“。pcb”新文件,在“file”下,
点“import”导入上面生成的“。DXF”文件就OK了
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)