处理器intel至强E5646怎么样

处理器intel至强E5646怎么样,第1张

首先,IntelE3,E5,E7代表了3个不同档次的至强CPU,至强“E系列”的这种命名方式有些类似桌面上的Corei3,i5,i7;
比较通俗易懂的解释就是可以对应的豪华汽车生产商宝马3系,5系和7系。
分别对应好,更好和最好。
其中:
至强E3处理器是第一款使用Haswell微架构的至强处理器芯片(目前,英特尔的多数芯片是以IvyBridge架构为基础),最多配置4个内核,最高支持32GB内存,耗电量只有13瓦,主要用于工作站和单路服务器;
至强E5处理器主要用于中档服务器,最高支持768GB内存,耗电量为60至130瓦,适用入门级双路服务器、高性能双路和四路服务器,也是目前使用最为广泛的主流处理器;
至强E7处理器是英特尔性能最高的服务器处理器,芯片包括30GB三级缓存,最高支持4TB内存,耗电量为130瓦。
这种处理器可用于8路服务器。
至于具体应用可以根据处理器的型号来判定,以英特尔最新发布的E5-2600V2为例,这里的“2”,也就是连字符后的第一个数字,它代表处理器最多支持的并行路数,有1、2、4、8四种规格,分别代表了单路、双路、四路和八路。
现在举例的这款E5-2600至强CPU,连字符后的第一个数字是“2”,就表示这款CPU为双路,只能用于对应的双路芯片组的主板。
紧接着,来看连字符后的第二个数字,它代表处理器封装接口形式,一共有2,4,6,8四种规格,分别是2对应SocketH2(LGA1155)、4对应SocketB2(LGA1356)、6对应SocketR(LGA2011)、8对应SocketLS(LGA1567)。
举例的这款E5-2600,连字符后的第二个数字是“6”,对应SocketR(LGA2011)
然后,连字符后第三和第四位代表编号序列,一般是数字越大产品性能越高,价格也更贵。
最后,看连字符后第四位数字后面的代表什么。
紧跟第四位数字后的“L”代表是低功耗版,留空就代表是标准版。
连字符后面最后的数字代表修订版本,比如v2、v3、v4等等,这次新发布的E5-2600V2就是第二次升级版。

从486时代三大微处理器厂商齐头并进到随后Intel与AMD分道扬镳,CPU的核心架构越来越受到业界的关注。对微处理器架构熟悉的朋友相信不会忘记当Intel第一次启用P6架构时,AMD与Cyrix无可奈何的情景;当AMD力挽狂澜而推出K7架构时,Intel终于尝到了被动的苦头;当NetBurst架构意外出炉之时,人们对此又爱又恨;当以Pentium M迅驰架构为设计蓝图的Core架构统一江山时,前所未有的局面更让我们大为吃惊。
毫无疑问,如今决定CPU整体性能表现的关键因素已经不仅仅是主频,也不是缓存技术,而是核心架构。优秀的核心架构能够弥补主频的不足,更能简化缓存设计而降低成本,这才是优秀处理器的根基。然而对于CPU厂商而言,更换核心架构是极其艰难的举动,因为这将投入大量研发资金,更冒着性能不佳的风险。回顾历代CPU,我们不难发现Intel在大部分时间内都保持领先地位,如今更是走在了十字路口:NetBurst架构的发展潜力不如K8架构,而且近在眼前的制作工艺限制几乎又无法解决。在这样的关键时刻,Intel推出了全新的Core架构,在未来一段时间内将彻底取代现有的NetBurst架构。
帮助AMD绝地反击的K7架构
一、现实与理智的平衡:P5与P6架构
在486处理器时代,Intel、AMD和Cyrix的产品在性能方面并没有明显的差距,毕竟此时遵循的架构相同,而且主频一致,放在主板上的缓存也没有多大区别。在这样的背景下,Intel唯一的优势便是产能,AMD和Cyrix则继续紧跟巨人脚步。不过聪明的Intel并没有选择按部就班,通过一张专利授权证明,Pentium将AMD和Cyrix都挡在了门外。
Pentium处理器采用的P5架构
Pentium采用P5架构,这被证明是伟大的创举。在Intel的发展历史中,第一代Pentium绝对是具有里程碑意义的产品,这一品牌甚至沿用至今,已经有十几年的历史了。尽管第一代Pentium 60的综合表现很一般,甚至不比486DX66强多少,但是当主频优势体现出来之后,此时所表现出来的威力令人震惊。Pentium 75、Pentium 100以及Pentium 133,经典的产品一度称雄业界。在同一时代,作为竞争对手的AMD和Cyrix显然因为架构上的落后而无法与Intel展开正面竞争,即便是号称“高频486”的Cyrix 5X86也差距甚大,这并非是高主频所能弥补的缺陷。
痛定思痛,AMD面对这样的局面只能另辟道路。经过K5还算成功的试探之后,又发布了K6处理器,并逐渐衍生出K6-2和K6-3。如果说第一代K6还只能与具备MMX技术的Pentium打成平手的话,那么后续的K6-2和K6-3则凭借架构上的优势令Intel感受到巨大的压力。为此,Intel将原本用于Pentium Pro服务器处理器的P6架构用于桌面处理器,并且这一架构沿用多年,直到Pentium III时代。
沿用到Pentium III的P6架构
在Pentium时代,虽然Intel还是相对竞争对手保持一定的领先,但是Intel并未感到满足。在他们看来,只有从架构上扼杀对手,才能完全摆脱AMD和Cyrix两家的追赶。于是,Intel在发布奔腾的下一代产品Pentium II时,采用了专利保护的P6架构,并且不再向AMD和Cyrix授权。P6架构与Pentium的P5架构最大的不同在于,以前集成在主板上的二级缓存被移植到了CPU内,从而大大地加快了数据读取和命中率,提高了性能。AMD和Cyrix由于没能得到P6架构的授权,只好继续走在旧的架构上,整个CPU市场的格局一下子发生了巨大的变化,AMD和Cyrix的市场份额急剧下降。这里我们需要特别提一下K6-2+和K6-3,尽管这两款令人肃然起敬的产品也对Intel构成严重威胁,但是它们所谓的内置二级缓存并非集成在CPU核心中,因此绝对不能算作P6架构,浮点性能也有着不小的差距。
二、低开高走:客观评价NetBurst架构
1.P6架构难敌AMD K7
自从AMD在1999年推出K7处理器之后,整个CPU市场格局发生了翻天覆地的变化。从核心架构的技术角度来看,AMD实际上已经领先于Intel。在同频Athlon与Pentium III的较量中,AMD占据了上风,这与其EV6前端总线以及缓存架构有着很大的关系,而且AMD K7处理器的动态分支预测技术也领先于P6架构。
Barton核心的K7处理器让我们看到核心架构的重要性
面对这样的窘迫局面,Intel可谓将P6架构的优势发挥到极点。首先是一场主频大战,随后是在Tualatin核心中加入大容量缓存,再加上服务器处理器的SMP双CPU模式,Intel巨人最终还是保住了颜面。但是Intel深知,核心架构上的劣势迟早会令其陷入彻底的被动局面,一场架构革命演变在即。当全世界在试目以待的时候,Intel推出了微处理器发展史上极受争议的直至今天还在服役的NetBurst架构!
2.NetBurst架构喜忧参半
尽管如今的Pentium4已经是一块“金字招牌”,但是在其发展初期可并不是一帆风顺,第一代Willamette核心就饱受批评。对于全新的NetBurst结构而言,发挥强大的性能需要更高的主频以及强大的缓存结构,而这些都是Willamette核心所不具备的。256KB二级缓存显然不足,此时的整体性能受到很大影响。然而最让Intel尴尬的是,Willamette核心的Pentium4 15G甚至不如Tualatin核心的Pentium III,部分测试中甚至超频后的Tualatin Celeron也能越俎代庖。
Willamette核心让NetBurst架构出师不利
然而出师未捷身先死的情况并不会出现在如日中天的Intel身上,与Pentium III处理器相比,NetBurst架构的Pentium4在提高流水线长度之后令执行效率大幅度降低,此时大容量二级缓存与高主频才是真正的弥补方法。可是讽刺的是,频率比AthlonXP 2000+高出很多的Pentium4 Willamette 2GHz竟然服服帖帖地败于其下。尽管后续的NorthWood核心凭借512KB二级缓存略微挽回面子,但是当时AMD的K7架构也在发展,Barton核心将Intel陷入了被动。因此,我们可以给出这样一个明确的结论:Intel的NetBurst架构即便是面对AMD K7架构时也没有什么可骄傲的资本。如果不是Intel的市场调控能力超强,如今CPU市场的格局可能会是另一番景象。
NorthWood核心为NetBurst架构略微挽回颜面
3.流水线与CPU效率的关系
当然,我们如今看到的Prescott核心依旧是NetBurst架构,并且高频率产品的综合性能还是实实在在的。但是明眼人都看到了Intel的软肋:NetBurst架构过分依赖于主频与缓存,这与当前CPU的发展趋势格格不入。为了提高主频,NetBurst架构不断延长CPU超流水线的级数。
在这里有必要解释一下流水线的概念,它是Intel首次在486芯片中开始使用的。流水线的工作方式就象工业生产上的装配流水线。在CPU中由5~6个不同功能的电路单元组成一条指令处理流水线,然后将一条x86指令分成5~6步后再由这些电路单元分别执行,这样就能实现在一个CPU时钟周期完成一条指令,因此提高CPU的运算速度。经典Pentium每条整数流水线都分为四级流水,即指令预取、译码、执行、写回结果,浮点流水又分为八级流水。
超标量是通过内置多条流水线来同时执行多个处理任务,其实质是以空间换取时间。而超流水线是通过细化流水、提高主频,使得在一个机器周期内完成一个甚至多个 *** 作,其实质是以时间换取空间。例如,起初Pentium4的超流水线就长达20级,随后的Prescott更是提升到31级。超流水线设计的级数越长,其完成一条指令的速度越快,因此才能适应工作主频更高的CPU。但是超流水线过长也带来了一定副作用,很可能会出现主频较高的CPU实际运算速度较低的现象,Intel的NetBurst架构就出现了这种情况,虽然它的主频可以很高,但其运算性能却远远比不上低主频的AMD处理器。
Intel自然也知道这样的问题,但是NetBurst架构已经迈开脚步,这已经无法停止。为此,Intel不得不继续提高主频并且加大二级缓存容量。可是让Intel十分尴尬的是,如今处理器制作工艺开始面临瓶颈,即便是65纳米工艺,未来想要在NetBurst架构实现高主频也是极为困难的事情,这意味着NetBurst架构今后将无法继续凭借主频优势与竞争对手匹敌。此外,巨大的缓存容量也是一个负担,这不仅提高了成本,也令发热量骤升。如果不是Intel的市场公关与口碑较好,那么Intel处理器早就要陷入尴尬了,因为如今高频Pentium简直就是高发热量和高功耗的代名词,甚至Celeron D也是滚烫滚烫。
Prescott核心成为NetBurst架构的强弩之末
三、巨人的王牌:Pentium M尽显Intle实力
与桌面市场相比,Intel在移动市场拥有更为强大的控制能力。从486处理器到如今的Pentium M,Intel一直称霸移动处理器市场。在传统模式下,Intel移动处理器只是桌面处理器的低频低电压版本,然后加上一些节能技术,但是第一代迅驰Pentium M却走出了这一框架。
尽管业界中不少人认为第一代Pentium M(Banias)仅仅是改良版的Pentium III-M,通过超大容量的二级缓存以及更高的前端总线来提升性能,但是对于移动用户而言,我们看重的仅仅是性能与功耗。Banias的性能已经几乎与Pentium4并驾齐驱,而功耗更是大幅度减小。作为Intel第一款专注移动市场设计的处理器,其成功是勿庸置疑的。更加令人没有想到的是,Banias核心的Pentium M一旦应用到桌面平台并大幅度超频之后,其性能完全压倒了Pentium4,随后Dothan核心的Pentium M将这一神话进行到底。我们不仅要问:Pentium M到底是哪一种核心架构,NetBurst架构是不是一个巨大的讽刺?
平心而论,对比Dothan核心的Pentium M与主流Pentium4,我们不难发现Intel的尴尬之处。从技术角度而言,Intel完全有能力推出比当前Pentium4性能更好的处理器,但是错误的架构选择令其陷入被动。业内有人质疑过:Pentium M的核心架构依然是P6,只不过结合了NetBurst架构的前端总线技术,通过减少原先P6微架构下指令编译后的微指令数目来改善指令编译器及处理单元的效能,并且主频和缓存都大幅度加强。
Dothan核心的Pentium M处理器
尽管我们一再认为AMD的K7架构十分先进,但是不可否认的是,K7架构基本上与P6架构相差不大。如果K7也配备大容量缓存与主频,那么其性能表现与Pentium M将是差不多的,这一点在多种测试中也得到证明。Intel显然是意识到在当前制作工艺受到限制并且CPU越来越要求低发热量的大背景下,CPU必须提高流水线效率。在仓促之间,Intel选择了P6架构来简单应付。只不过Intel的市场调控能力实在太出色,而相关技术的领先也帮助Pentium M站稳脚跟,继而创造了“迅驰神话”。事实上,迅驰的空前成功同样令到Intel感到痛楚,那就是更显得桌面NetBurst架构的软弱,壮士断臂的举措已经不止一次在Intle的高层会议上被提上议程。
四、壮士断臂:NetBurst架构终于落幕,Core架构临危授命
既然NetBurst架构已经无法满足未来CPU发展的需要,那么Intel就必须开辟全新的CPU核心架构。事实上,Intel就早做好了技术准备,迅驰III中的Yonah移动处理器已经具备Core核心架构的技术精髓。Intel于前不久正式公布了全新的Core核心架构:未来台式机使用Conroe,笔记本使用Merom,服务器使用WoodCrest,这三款处理器全部基于Core核心架构。
1.流水线效率大幅度提升
主频至上的CPU研发思路显然已经被淘汰。Core架构的处理器将超流水线缩短到14级,这将大幅度提升整体效率,令CPU避免出现“高频低能”的尴尬现象。然而更加值得我们关注的是,Core架构采用了四组指令编译器,这与Pentium M处理器有些类似。所谓四组指令编译器,就是指能够在单一频率周期内编译四个x86指令。这四组指令编译器由三组简单编译器(Simple Decoder)与一组复杂编译器(Complex Decoder)组成。四组指令编译器中,仅有复杂编译器可处理最多由四个微指令所组成的复杂x86指令。如果不幸碰到非常复杂的指令,复杂编译器就必须呼叫微码循序器(Microcode Sequencer),以便取得微指令序列。
为了配合超宽的编译单元,Core架构的指令读取单元在一个频率周期内,从第一阶指令快取中,抓取六个x86指令至指令编译缓冲区(Instruction Queue),判定是否有符合宏指令融合的配对,然后再将最多五个x86指令,交派给四组指令编译器。四组指令编译器在每个频率周期中,发给保留站(Reservation Station)四个编译后的微指令,保留站再将存放的微指令交派(dispatch)给五个执行单元。
自从 AMD 失败的 K5 设计之后,已经有超过十年的时间,x86处理器的世界再也没有出现过四组指令编译器的设计。因为x86指令集的指令长度、格式与定址模式都相当混乱,导致x86指令解码器的设计是非常困难的。但是如今的局面已经有所改变,一方面是高主频对于四组精简结构有着很大的依赖性,另一方面是其它辅助性技术也能很大程度上弥补解决定址模式混乱的难题。毫无疑问,Intel的这一创举将是在CPU核心架构设计上具有里程碑意义的,未来我们将有望看到CPU的整体性能有大幅度提高。
Conroe完成128bit向量运算的示意图
2.全新的整数与浮点单元
从P6到NetBurst架构,整数与浮点单元的变化还是相当明显,不过如今Core架构的变化也同样不小,只是部分关键技术又改回P6架构时代的设计。Core具备了3个64bit的整数执行单元,每一个都可以单独完成的64位整数运算 *** 作。这样一来Core就有了一套64bit的复杂整数单元(这一点和P6核心的CIU相同),以及两个简单整数单元用来处理基本的 *** 作和运算任务。但是非常特别是的是,3个64bit的整数执行单元中的一个简单整数单元和分支执行单元将会共享端口。该端口处的简单整数单元将和分支单元共同完成此处的宏指令结合的任务。
如果说Core架构就是P6架构,那无疑是不公平的。能够独立完成64bit整数运算对Intel x86处理器来说还是头一回,这也让Core得以走在了竞争对手的前列。此外,64bit的整数单元使用彼此独立的数据端口,因此Core能够在一个周期内同时完成3组64bit的整数运算。极强的整数运算单元使得Core在包括游戏、服务器项目、移动等方面都能够发挥广泛而强大的作用。
Core构架的设计图
在以往的NetBurst架构中,浮点单元的性能很一般,这也是为什么AMD处理器总是在3D游戏中有更好表现的原因之一。不过Core构架进行了不小的改进。Core构架拥有2个浮点执行单元同时处理向量和标量的浮点运算,其中一个浮点单元执行负责加减等简单的处理,而另一个浮点单元则执行负责乘除等运算。尽管不能说Core构架令浮点性能有很大幅度的提升,但是其改进效果还是显而易见的。在多项测试中,Conroe台式机处理器已经能够打败AMD高端的FX62。
Core构架的整体效率以及高于AMD K8
3.数据预读机制与缓存结构
Core 架构的预读取机制还有更多新特性。数据预取单元经常需要在缓存中进行标签查找。为了避免标签查找可能带来的高延迟,数据预取单元使用存储接口进行标签查找。存储 *** 作在大多数情况下并不是影响系统性能的关键,因为在数据开始写入时,CPU即可以马上开始进行下面的工作,而不必等待写入 *** 作完成。缓存/内存子系统会负责数据的整个写入到缓存、复制到主内存的过程。
此外,Core 架构使用了Smart Memory Access算法,这将帮助CPU在前端总线与内存传输之间实现更高的效率。Smart Memory Access算法使用八个预取器,这种预取器可以利用推测算法将数据从内存转移到二级缓存,或者从二级缓存转移到一级缓存,这对于提高内存单元性能以及缓存效率都是很有帮助的。
Core 架构的缓存系统也令人印象深刻。双核心Core 架构的二级缓存容量高达4MB,且两个核心共享,访问延迟仅12到14个时钟周期。每个核心还拥有32KB的一级指令缓存和一级数据缓存,访问延迟仅仅3个时钟周期。从 NetBurst 架构开始引入的追踪式缓存(Trace Cache)在 Core 架构中消失了。NetBurst 架构中的追踪式缓存的作用与常见的指令缓存相类似,是用来存放解码前的指令的,对 NetBurst 架构的长流水线结构非常有用。而 Core 架构回归相对较短的流水线之后,追踪式缓存也随之消失,因为 Intel 认为,传统的一级指令缓存对短流水线的 Core 架构更加有用。当然,如今的缓存结构还仅仅是Core 架构的最低版本,随着未来核心改进,缓存结构只会变得越来越强。
Conroe台式机处理器的真面目
4.真正的双内核处理器
对于PC用户而言,多任务处理一直是困扰的难题,因为单处理器的多任务以分割时间段的方式来实现,此时的性能损失相当巨大。而在双内核处理器的支持下,真正的多任务得以应用,而且越来越多的应用程序甚至会为之优化,进而奠定扎实的应用基础。从技术角度来看,双内核的处理器确实令人期待。
Intel目前规划的双核心处理器很多,包括Pentium Extreme Edition和Pentium D等。但是Intel的双核心一直饱受争议,原因便是其实质仅仅是封装两个独立的内核,互相之间的数据传输甚至还需要通过外部总线,这令效率大幅度降低。而Core 架构的设计将会令怀疑者闭嘴:其二级缓存并没有分成两个单独的单元,而是两个核心共享缓存。这一点非常重要,它说明Core并不是简单地将两个核心拼在一起。
当然,Core架构的优势还不仅仅是这些,还包括降低功耗的Intelligent Power Capability技术以及优化多媒体性能的Advanced Digital Media Boost技术。Core架构的设计理念应该说非常正确,在摒弃主频至上策略之后,Intel终于回到正轨,这对于业界而言无疑是一个好消息。此外,Core架构的Conroe台式机处理器将会兼容I975芯片组,因此未来Intel处理器的产品线又将拉长,这意味着一场价格大战在所难免,这对于广大消费者又是一个好消息。
写在最后
未来我们期待的不仅仅是纯计算速度更快的处理器,出色的多任务并行处理、强大的64位计算能力、人性化的防病毒功能以及合理的功耗,这些才是用户真正想要的。正如AMD在前几年一直反对“为技术而技术”一样,以客户需求为指导,遵循产品发展规律才是走向成功的捷径。我们同样希望与Intel苦战多年的战士在面临Intel的强大攻势下继续顽强作战,与Intel一起继续为业界奉献出色的改变人类生活的微处理器产品。

提供最高28核心、56线程,更内建高达28MB的L2快取,处理效能较上一代提升达65%,还采用全新网格互连架构,以加快CPU核心存取, 这也是英特尔近10年以来最大一次的Xeon核心架构大翻新。 另在产品画分上,也有了全新变革,新Xeon Scalable处理器不再沿用既有E5和E7的产品命名方式,而是改采4级制,改用白金、金、银、铜等级来区分,并一口气推出了涵盖2路、4路及8路共51款全新CPU型号。
英特尔现场也首度展示采用Skylake-SP架构开发的第一代Xeon Scalable系列处理器工程样品,采用14奈米制程,拥有高达28颗核心,56线程。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/zz/13091348.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-30
下一篇 2023-05-30

发表评论

登录后才能评论

评论列表(0条)

保存