大家来帮我看看怎样写一个这样的Makefile文件,通过Makefile文件编译这个多文件的C语言程序

大家来帮我看看怎样写一个这样的Makefile文件,通过Makefile文件编译这个多文件的C语言程序,第1张

以下是一个最简单的多文件+makefile的形式

编译采用gcc 你可以修改成你的编译器

三个文件 mainc funcc makefile

mainc

#include <stdioh>

extern void func();//这个应该放在头文件中的 比如funch 简单起见 就直接声明了

int main()

{

func();

}

funcc

#include <stdioh>

void func()

{

printf("hello world\n");

}

makefile

PHONY: all maino funco

all: maino funco

@gcc maino funco -o out

maino: mainc

@gcc -c mainc -o maino

funco: funcc

@gcc -c funcc -o funco

所有的都是最简单的

将 KDIR := /lib/modules/2618-53el5/build直接指向你的Linux源码(mini2440改好的)所在的文件夹,再指定对ARM平台编译即可。注意这个Linux版本要与你ARM上跑的要一致,可在超级终端下用uname -r查看。

比如说你查看的是 26322-FriendlyARM,那你只要改两句:

KDIR := /。。。。。。/Linux-26322/

all:

make -C $(KDIR) M=$(PWD) modules ARCH=arm CROSS_COMPILE=arm-linux-

不过之前我先编译了内核,然后编译模块一次成功,不知道有影响么,共同学习吧。(^__^)

就把这个记录一下,便后面查看:

wilcard字面解释是通配符

按照这个意思以及看这几个语句:C_SRCS

:=

$(wildcard

;不会写makefile,但是,需要看看,理解一下怎么建立的整个工程,所以理解makefile的规范还是有必要的,makefile读起来也很容易理解,今天看到wilcard这个东西,不理解,然后就google了一下cpp)C_HEADERS

:=

$(wildcard

/share/src/c)CPP_SRCS

:=

$(wildcard

/,Xilinx已经写好了makefile文件

make命令执行时,需要一个 Makefile 文件,以告诉make命令需要怎么样的去编译和链接程序。

首先,我们用一个示例来说明Makefile的书写规则。以便给大家一个感兴认识。这个示例来源于GNU的make使用手册,在这个示例中,我们的工程有8个C文件,和3个头文件,我们要写一个Makefile来告诉make命令如何编译和链接这几个文件。我们的规则是:

1)如果这个工程没有编译过,那么我们的所有C文件都要编译并被链接。

2)如果这个工程的某几个C文件被修改,那么我们只编译被修改的C文件,并链接目标程序。

3)如果这个工程的头文件被改变了,那么我们需要编译引用了这几个头文件的C文件,并链接目标程序。

只要我们的Makefile写得够好,所有的这一切,我们只用一个make命令就可以完成,make命令会自动智能地根据当前的文件修改的情况来确定哪些文件需要重编译,从而自己编译所需要的文件和链接目标程序。

一、Makefile的规则

在讲述这个Makefile之前,还是让我们先来粗略地看一看Makefile的规则。

target : prerequisites

command

target也就是一个目标文件,可以是Object File,也可以是执行文件。还可以是一个标签(Label),对于标签这种特性,在后续的“伪目标”章节中会有叙述。

prerequisites就是,要生成那个target所需要的文件或是目标。

command也就是make需要执行的命令。(任意的Shell命令)

是一个文件的依赖关系,也就是说,target这一个或多个的目标文件依赖于prerequisites中的文件,其生成规则定义在command中。说

白一点就是说,prerequisites中如果有一个以上的文件比target文件要新的话,command所定义的命令就会被执行。这就是

Makefile的规则。也就是Makefile中最核心的内容。

说到底,Makefile的东西就是这样一点,好像我的这篇文档也该结束了。呵呵。还不尽然,这是Makefile的主线和核心,但要写好一个Makefile还不够,我会以后面一点一点地结合我的工作经验给你慢慢到来。内容还多着呢。:)

二、一个示例

正如前面所说的,如果一个工程有3个头文件,和8个C文件,我们为了完成前面所述的那三个规则,我们的Makefile应该是下面的这个样子的。

edit : maino kbdo commando displayo /

inserto searcho fileso utilso

cc -o edit maino kbdo commando displayo /

inserto searcho fileso utilso

maino : mainc defsh

cc -c mainc

kbdo : kbdc defsh commandh

cc -c kbdc

commando : commandc defsh commandh

cc -c commandc

displayo : displayc defsh bufferh

cc -c displayc

inserto : insertc defsh bufferh

cc -c insertc

searcho : searchc defsh bufferh

cc -c searchc

fileso : filesc defsh bufferh commandh

cc -c filesc

utilso : utilsc defsh

cc -c utilsc

clean :

rm edit maino kbdo commando displayo /

inserto searcho fileso utilso

斜杠(/)是换行符的意思。这样比较便于Makefile的易读。我们可以把这个内容保存在文件为“Makefile”或“makefile”的文件中,

然后在该目录下直接输入命令“make”就可以生成执行文件edit。如果要删除执行文件和所有的中间目标文件,那么,只要简单地执行一下“make

clean”就可以了。

在这个makefile中,目标文件(target)包含:执行文件edit和中间目标文件(o),依赖文件

(prerequisites)就是冒号后面的那些 c 文件和 h文件。每一个 o 文件都有一组依赖文件,而这些 o 文件又是执行文件

edit 的依赖文件。依赖关系的实质上就是说明了目标文件是由哪些文件生成的,换言之,目标文件是哪些文件更新的。

在定义好依赖关系

后,后续的那一行定义了如何生成目标文件的 *** 作系统命令,一定要以一个Tab键作为开头。记住,make并不管命令是怎么工作的,他只管执行所定义的命

令。make会比较targets文件和prerequisites文件的修改日期,如果prerequisites文件的日期要比targets文件的

日期要新,或者target不存在的话,那么,make就会执行后续定义的命令。

这里要说明一点的是,clean不是一个文件,它只不过

是一个动作名字,有点像C语言中的lable一样,其冒号后什么也没有,那么,make就不会自动去找文件的依赖性,也就不会自动执行其后所定义的命令。

要执行其后的命令,就要在make命令后明显得指出这个lable的名字。这样的方法非常有用,我们可以在一个makefile中定义不用的编译或是和编

译无关的命令,比如程序的打包,程序的备份,等等。

以上就是关于大家来帮我看看怎样写一个这样的Makefile文件,通过Makefile文件编译这个多文件的C语言程序全部的内容,包括:大家来帮我看看怎样写一个这样的Makefile文件,通过Makefile文件编译这个多文件的C语言程序、Linux上的程序移植到AIX上,Makefile怎么写、zynq 驱动程序的makefile怎么写等相关内容解答,如果想了解更多相关内容,可以关注我们,你们的支持是我们更新的动力!

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/zz/9714634.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-01
下一篇 2023-05-01

发表评论

登录后才能评论

评论列表(0条)

保存