RISC-V与ARM架构相比有何优势和劣势?

RISC-V与ARM架构相比有何优势和劣势?,第1张

EDN电子技术设计:请用您自己的话为读者大致介绍一下RISC-V。

胡振波:

RISC-V是一种简单、开放、免费的全新指令集架构。RISC-V最大的特点是“开放”,它的开放性允许它可以自由地被用于任何目的、允许任何人设计、制造和销售基于RISC-V的芯片或软件,这种开放性,在处理器领域是彻底的第一次。

RISC-V这种开放架构的诞生可以说是时代发展的必然。RISC-V生态体系正在全球范围内快速崛起,成为半导体产业及物联网、边缘计算等新兴应用领域的重要创新焦点。

RISC-V基金会于2015年由硅谷相关公司发起并成立,至今已有150多个企业或单位加入,包括谷歌、华为、英伟达、高通、麻省理工学院、普林顿大学、印度理工大学、中科院计算所等。目前RISC-V由基金会统一维护。

美国国防高级研究计划局(DAPRA)已连续多年通过专项方式支持RISC-V指令集的研究和实用化。2017年,印度政府大力资助基于RISC-V的处理器项目,RISC-V成为印度的事实国家指令集。我国RISC-V虽然处于起步阶段,但是发展非常迅速。今年7月,上海市政府率先发布了中国大陆首个支持RISC-V的政策,这对于RISC-V指令集在中国的发展起到了重要的推动作用。10月17日,中国RISC-V产业联盟成立,标志着我国在RISC-V生态系统建设上正式迈出了坚实的一步。

EDN电子技术设计:请分别从技术和商业的角度,分析RISC-V相对于ARM架构的优势和劣势。

胡振波:

优势非常明显,RISC-V是一种开放的架构,从 历史 的经验来看,开放的生态一定会比封闭的好。RISC-V技术是后发技术,所以能够总结前人的经验教训,做到相对简洁和干净。

但是,劣势也很明显,由于RISC-V诞生时间太短,相关的编译器、开发工具和软件开发环境(IDE)以及其它生态要素还在发展。目前RISC-V具有全套开源免费的编译器、开发工具和软件开发环境,这是RISC-V的巨大优势,但是开源版本相比ARM的商用编译器和IDE而言,还颇有差距。

RISC-V必须依靠强有力的商业玩家来长期支持和推进,方能得到持续发展。目前从全世界范围来看,在RISC-V技术阵营中,台湾的Andes公司(晶心 科技 )开发的编译器、开发工具和软件开发环境(IDE)是最为完善和先进的,几乎可以和ARM的工具相媲美。另外,还有很多RISC-V的新创公司(譬如芯来 科技 ),也会 探索 新的商业模式。

EDN电子技术设计:哪些市场应用和产品将会成为RISC-V架构快速发展的驱动力?

胡振波:

从技术的角度来讲,RISC-V架构理论上是能够实现从低功耗处理器内核到支持Linux *** 作系统的高性能处理器内核的全方位产品。譬如,目前美国的SiFive公司以及台湾地区专业处理器IP公司Andes(晶心 科技 )都推出了有竞争力的、支持Linux的RISC-V处理器内核。芯来 科技 目前提供面向低功耗领域的RISC-V处理器内核。

处理器领域的生态建设需要一定的时间,短期内比较容易落地的是物联网和边缘计算领域:

• 由于RISC-V拥有精简、低功耗、模块化、可扩展等技术优势,因此尤其适合对生态依赖比较小的封闭或半封闭产品、深嵌入式或新兴的物联网、包含嵌入式人工智能等应用的边缘计算领域及需要定制化的场景。

• RISC-V能够为物联网行业带来显著的灵活性和成本优势,在未来的20年,物联网和边缘计算领域的处理器内核年出货量预计会达到万亿颗的规模。中国大陆由于拥有几乎全球最大的市场空间,理论上RISC-V会大有可为。

EDN电子技术设计:RISC-V对中国半导体产业的发展会带来哪些影响?

胡振波:

从长远来看,RISC-V对中国半导体产业会产生划时代的意义,主要体现在以下5个方面:

• 通过RISC-V架构摆脱国外的垄断,实现处理器内核的国产自主。这种处理器内核不是闭门造车做出来的,而是拥有全世界认可的主流架构和主流生态。

• 通过RISC-V可以极大地加强我国处理器IP话语权。IP产业处于行业最上游,远离其它产业,并没有得到产业和国家的重视。RISC-V给了中国IP产业机会,虽然目前我国在RISC-V上仍然落后,但相对于其它IP技术,落后并不太远。

• RISC-V可以推动创新和差异化。由于RISC-V的开放、简洁、可扩展以及低成本,可以给终端应用市场带来巨大创新。

• RISC-V可以明显降低芯片研发成本。RISC-V的产业链日趋完善,从处理器内核到硬件设计、 *** 作系统、开发工具、基准测试以及解决方案,全产业链具备完整性,使得行业可以均摊一切成本。

RISC-V的逐渐普及在一定程度上促进了行业本土化的发展,创造了更多行业机会,为产业界和学术界积累大量CPU人才。

EDN电子技术设计:您认为哪些因素会妨碍中国IC设计公司采用RISC-V架构?

胡振波:

以下三个主要因素会起到妨碍作用:

首先,ARM在中国影响力巨大。在芯片处理器内核方面,由于中国长期缺乏自主的通用处理器内核,几乎都是购买国外的ARM处理器内核,形成了习惯。对于RISC-V这样一种新架构的出现,很长一段时间内人们持怀疑态度。ARM在中国还成立了合资公司(全球唯一的国家),所以ARM在中国市场尤其显得强势,这使RISC-V在中国的传播相比别的国家显得非常缓慢。

其次,RISC-V被误导为免费。RISC-V架构是一种Free的指令集架构,准确地说Free应该理解为“自由“而不是“免费”,指令集架构也不是一款具体的处理器内核。大多数人对于处理器的一些基本概念并不了解,将RISC-V与“一款免费开源的处理器“划上等号,而免费往往是劣质的代名词。这种误导严重影响了RISC-V在中国的正常传播和发展。

最后,RISC-V还被误导为一种全新的设计语言和流程。虽然目前很多开源的RISC-V内核使用的是全新的设计语言和流程,但并不代表RISC-V处理器内核就等价于全新的设计语言和流程。全新的设计语言和流程带来的不确定性和质量隐忧会让IC设计公司(尤其是国内公司)感到排斥和不安,这种误导也会影响RISC-V处理器内核在国内的采纳和传播。其实RISC-V只是一种全新的处理器架构(以及衍生出的新生态),无关乎设计语言和流程。使用工业级成熟、稳健的设计方法更能设计出稳健可靠的RISC-V处理器内核,如芯来 科技 、台湾Andes公司(晶心 科技 )以及其它一些公司使用工业级成熟、稳健的设计方法设计出的RISC-V处理器内核。

EDN电子技术设计:您专门写了一本设计RISC-V处理器的书,请为有志于从事RISC-V架构设计的IC设计工程师和高校学生提几点建议和心得体会。

胡振波:

我认为目前学习RISC-V架构正当时,因为:

RISC-V的开放性使得任何公司与个人均可依据开放的RISC-V架构设计自己所需的处理器。很多科研机构开始使用RISC-V开发处理器,独立的RISC-V处理器IP公司开始出现,一些实力雄厚的巨头(如NVIDIA、三星等)开始使用RISC-V架构开发其自有的处理器内核,可以说是旧时王谢堂前燕,飞入寻常百姓家。因此,掌握RISC-V架构,会变成一种通用技能,对科研、学习和就业大有裨益。

当前国内CPU产业热潮方兴未艾,x86、ARM、MIPS等传统商用处理器架构在国内呈全面开花之势。龙芯、兆芯、飞腾等资深专业CPU公司在不断突破;华为、展讯等一线大公司也相继开始研发自主的处理器内核;海光、华芯通等新锐纷纷摩拳擦掌。开放的RISC-V架构的诞生,更是为此番繁华增添了精彩。同时,各种人工智能AI处理器也采用RISC-V作为核心,RISC-V的相关知识完全能够应用于AI处理器芯片领域。

综上所述,我认为学习RISC-V正当时。

但是,计算机体系结构相关书籍往往不利于初学者入门,尤其是RISC-V诞生时间太短,全英文版的指令集手册专业性强,晦涩难懂,非常不利于国内用户学习上手。另外很多对RISC-V感兴趣的初学者基本背景知识比较薄弱,需要补足。

为了促进RISC-V在国内的普及,尤其是被广大初学爱好者接受,我撰写了国内第一本关于RISC-V处理器的通俗书籍《手把手教你设计CPU——RISC-V处理器篇》,详细介绍了相关的基础背景知识,系统通俗地讲述了RISC-V的前世今生,还配套了自己开发的开源蜂鸟E203处理器内核。

目前有关如何使用RISC-V的嵌入式软件开发方面的中文资料仍然欠缺,我撰写的另一本新书《RISC-V架构与嵌入式开发快速入门》也即将上市,相信会在某种程度上缓解这一问题。

EDN电子技术设计:您创立芯来 科技 公司专门开发RISC-V内核,请谈一下公司的商业模式和愿景。

胡振波:

芯来 科技 (Nuclei System Technology Co, Ltd)作为中国大陆本土唯一专注于RISC-V处理器内核开发的公司,是RISC-V基金会银级会员,中国RISC-V产业联盟副理事长单位。

在商业模式上,主要是传统的处理器IP授权模式和面向垂直领域的深度定制模式,同时还在进行一些全新的商业模式 探索 。

我们有两个愿景:一方面,IoT和边缘计算领域的处理器内核IP年出货量会达到万亿颗。如此巨大的市场,我们希望至少这个市场的一部分属于我们本土公司,从而让大多数本土芯片公司用上国产的RISC-V处理器内核。另一方面,目前国内的RISC-V技术力量非常薄弱,希望芯来 科技 能够为RISC-V阵营做出我们中国人应该做出的贡献。

EDN电子技术设计:除了RISC-V内核外,要开发出商用的RISC-V处理器还需要哪些开发工具和环境?

胡振波:

处理器是软硬件的交汇点,所以必须有完善的编译器、开发工具和软件开发环境(IDE),处理器内核才能够被用户顺利使用起来。

目前RISC-V具有全套开源免费的编译器、开发工具和软件开发环境(IDE),这是RISC-V的巨大优势,但是开源版本相比ARM等传统架构的编译器和IDE而言,还颇有差距。

除了开源版本之外,还有专业公司提供的专业版本。目前从全世界范围来看,在RISC-V技术阵营中,台湾的Andes公司(晶心 科技 )开发的编译器、开发工具和软件开发环境(IDE)最为完善和先进,几乎可以和ARM的工具相媲美,这一点也值得我们去学习。

延伸阅读:

RISC-V真的是中国芯片实现自主、可控、创新和繁荣的希望吗?

ARM在2014年的Computex宣布将于台湾新竹设立针对嵌入式平台的Cortex-MCPU架构设计中心,今天则首度举办开幕典礼;此次于新竹设立CPU设计中心意义相当重大,因为这是ARM首度在亚洲成立设计中心,负责的项目也肩负潜力前瞻领域如物联网、工业控制、车载等热门的Cortex-M架构。

ARM全球执行副总裁暨大中华区总裁吴雄昂(照片左二)表示,ARM一直以来秉持与伙伴进行开放式创新,借由授权ARM的架构,合作伙伴皆可借此打造自己的生态圈;而台湾新竹又是位于亚洲的科技重镇,同时也为两岸多家晶片技术厂生产关键元件;ARM看准物联网需要借由开放式创新的方式进行革新,以过去的封闭思维是无法满足物联网的需求,希望借由新竹CPU设计中心的成立,能够让亚洲的伙伴甚至全世界都能借由Cortex-M架构创造全新的物联网应用。

ARM处理器事业部总经理JamesMcNiven(照片右)认为新竹CPU设计中心有三个重点,就是创新、创新、再创新;ARM看好嵌入式市场由于像是传统工控、医疗、自动化生产等领域以及如物联网、能源管理、智慧车、机器人等,将会有相当大的成长,ARM原本在新竹就设有包括MaliGPU以及PhysicalDesignImplementation团队,而再多了CPU设计中心后再添其重要性,新竹设计中心也以开发出次世代的Cortex-M架构为目标,希望能为物联网时代带来更多创新与机会。

ARM新竹办公室目前共有43位研发人员,既有的团队之一是亚太区MaliGPU协助团队,他们负责帮忙客户导入ARM的MaliGPU,并针对其应用领域、效能需求与功耗环境、晶片面积等要素,帮助客户选择以及调整架构,目前Mali最大的市场在机上盒与智慧电视,约占75%,而手机与平板也都还有持续的成长。不过目前Mali的应用仍偏向消费级,还未有伺服器级的应用。

另一个相当重要的团队则是PhysicalDesignImplementation,虽然这个团队成员较少,不过他们的首要工作却是相当吃重的,他们主要负责处理器打样、试产到可量产阶段的所有沟通与导入,现在所看到的多款新架构处理器皆是在几年前就开始投入试生产;以接下来所看到的16nm制程ARM晶片,早在3年前就开始与晶圆厂进行最新制程技术的试生产验证与导入,约两年前完成初步的可靠性程序并通知晶片合作伙伴可开始着手投产,最终才于今年底到明年初陆续看到终端晶片。

至于新竹CPU设计中心团队目前约有15人的编制,预期在今年底能扩充到20位研发人员,并希望在明年能扩编为40位开发人员,而他们的任务就是以接下来嵌入式应用的多元需求,着手研发新一代的Cortex-M架构。

你或许会喜欢

跟眼镜说掰掰!现代人必备护眼台灯

来Kuai3送全联

RISC-V架构短时间内很难挑战ARM和英特尔,未来还是有很大可能性的,比如当初谁能想象华为海思有挑战高通、苹果的能力呢?在这之前,我们要明确的知道,我们到底在谈论什么?RISC-V指的是RISC系列指令集的第五代产品,对应的是ARM指令集、英特尔的X86(含64位)指令集。下图是为了更好的帮助我们理解指令集。

指令集存储在CPU内部,引导CPU进行运算,并帮助CPU更高效运行,介于软件和底层硬件之间的一套程序指令合集。可以理解为是CPU的大脑。CPU主要有两大指令集复杂指令集架构,包含X86。精简指令集架构,包含ARM、MIPS和RISC-V。复杂指令集架构和精简指令集架构有什么区别呢?举个例子:命令一个人吃饭,那么我们应该怎么命令呢?直接对他下达“吃饭”的命令,或者命令他“先拿勺子,然后舀起一勺饭,然后张嘴,然后送到嘴里,最后咽下去”。从这里可以看到,对于命令别人做事这样一件事情,不同的人有不同的理解。

有人认为先给接受命令的人足够的训练,让他掌握各种复杂技能(在硬件中实现对应的复杂功能),那么以后就可以用非常简单的命令让他去做很复杂的事情——比如只要说一句“吃饭”,他就会吃饭。有人认为这样会让事情变得太复杂,毕竟接受命令的人要做的事情很复杂,如果你这时候想让他吃菜怎么办?难道继续训练他吃菜的方法?我们为什么不可以把事情分为许多非常基本的步骤,这样只需要接受命令的人懂得很少的基本技能,就可以完成同样的工作,无非是下达命令的人稍微累一点——比如现在我要他吃菜,只需要把刚刚吃饭命令里的“舀起一勺饭”改成“舀起一勺菜”,问题就解决了,多么简单。这就是“复杂指令集”和“精简指令集”的逻辑区别。
X86、ARM、RSIC-V这三种架构的主要应用方向:

X86:传统PC市场的主流,善于处理大数据,IP掌握在英特尔和AMD手中;ARM:移动(手机)市场,处理快数据为主,目前也使用在便携笔记本中,IP大部分掌握在ARM公司;RISC-V:当需要同时兼顾数据传输速度与传输量时,X86、ARM架构的胜任能力有限,RISC-C表现出了较强的优势。

RISC-V的优势RISC-V是全面开源免费的,允许任何用户自由修改、扩展,而ARM需要支付高昂的IP费用才可以使用。

RISC-V最大的特性在于“精简”,X86和ARM的架构篇幅动辄几百数千页,RISC-V的规范文档仅有145页,且“特权架构文档”的篇幅也仅有91页。RISC-V的基本指令数目仅40多条,加上其他的模块化扩展指令,总共也只有几十条指令。

RISC-V将不同的部分以模块化的方式组织在一起,并试图通过统一的架构来满足各种不同的应用场景,这种模块化是X86和ARM架构所不具备的。

RISC-V也可用于手机、服务器,但它的优势在于即将登场的物联网时代RISC-V作为新兴架构,以其精简的体量,或许在未来的IOT领域中能取得绝对的优势。IOT领域对AI芯片既要求高计算能力,又要求低延迟,同时芯片的成本要低。RISC-V就是站在未来的这个风口上,但能不能飞得起来还是一个未知数。

RISC-V也并不是没有对手,MIPS也属于精简指令集架构,它们有很多的相似的地方。另外英特尔、ARM、AMD等巨头都已经看到了下一场的盛宴是物联网,都已经纷纷提前布局物联网。又有谁能预测到未来会不会半路再杀出个程咬金来呢?以上个人浅见,欢迎批评指正。认同我的看法,请点个赞再走,感谢!喜欢我的,请关注我,再次感谢!

随着智慧装置、云端服务与物联网技术一路发展、成长,在不知不觉当中,人类的生活已经与海量数据深度结合,人类在各种不经意的情况下,将自己的各种资料主动提供到自己的行动装置内,在透过网际网路传递到网路汪洋之中;这些数据当中,有些是不具任何意义的,但有越来越多个人的重要资讯也在不知不觉中提供给自己最紧密的行动装置。

无论是无关紧要的数据,或是个人或是企业的私密资讯,当这些数据量日益庞大,数据能产生的价值越来越多,就免不了有心人士想从中窃取资料或是骇入系统,无论是从中牟利、或是只为了证明自己骇客手段高超,资料攻击与窃取的高科技犯罪会日益严重,除了服务商本身要设法维持它们服务的资料安全,从硬体着手亦是保护各种资料安全的手段。

做为跨足行动运算、伺服器与物联网领域,并提供多家公司相关智慧财产解决方案的 Arm ,也早就未雨绸缪,从方案架构中着手,为旗下统称 A 、 R 、 M 的三大处理器架构 Cortex-A 应用处理器、 Cortex-R 即时处理器与 Cortex-M 嵌入式处理器提供完整的解决方案,尤其在软体银行集团总裁孙正义的物联网战略下, Arm 更将安全防护触角触及到数据安全加密领域。

或许谈到这里,不少人会认为,我只是一个一般市井小民,也非家财万贯,窃取我的个人资料真的有那么严重吗?这里不彷以人的一天活动,看看若暴露在防护不周全的环境下,将可能产生甚么影响个人的危机吧?

AM 7:30

一早的开始,不免就是准备出门上班,现在不少家庭开始使用电子门锁,电子门锁以无线射频晶片搭配基于 Cortex-M 的安全管理晶片构成,让使用者直接透过手机的无线技术与门锁搭配作为门禁管制,看似便利的技术却潜藏着危机;万一有心人透过暴力破解,或是利用手段干扰讯号从中拦截密码,那窃贼就能够透过他的手机宛若入无人之境般的闯进你家。

AM 8:30

开车通勤是许多上班族的日常,随着车辆高度电子化的同时,许多的车辆系统已经不再使用类比方式控制,撇开与安全无关的娱乐系统,像是引擎管理、煞车等,利用先进的 Cortex-M 与 Cortex-R ,能够进行精密的燃油管理与反应驾驶需求的煞车,只不过这套复杂的电子系统万一被入侵,那可是相当不得了的,试想车子无端的加速,或是直接在时速破百的高速公路上被紧急煞车,那会有多危险啊!

AM 10:30

  现在不少企业响应 BYOD 、也就是让员工使用自身的设备上班使用,但企业也顾及自身的资产,纷纷导入云端平台或是自建云系统作为管理各类资讯的系统平台,避免把重要资料全部存放在员工的装置,作为维护资料安全的一环;除了员工自己所拥有的行动装置采用 Cortex-A 处理器以外,现在不少资料伺服器看到 Arm 架构在储存管理的d性与节能特色,亦纷纷使用基于 Cortex-A 的应用处理器作为储存管理,当然不用说,这些资料对于公司是相当重要的,一旦被攻击窃取,对企业的损害就相当严重,而 TrustZone 技术就成了保护企业重要的资料与个人身分认证的最后一道防线。

PM 13:30

中午时刻也是午餐的时刻,利用手机进行行动支付更是当前的热门议题,透过与平台的认证加密,手机就可化身与xyk相同效力的电子钱包,用来买午餐不需要担心拿出钞票找回一堆零钱,或是带的钱不够的困境;但这也意味着万一电子系统的安全加密系统被破解,别人就可用你的户头购物,这也是电子支付在便利之余潜藏的危机。

PM 17:30

准备要下班了,回到家以前为了身体健康,不少人都会去慢跑或是健身,而且不少人想知道自己更精确的运动纪录,就会使用运动穿戴装置纪录资讯,而透过资讯分析可得知一个人的运动量、运动时间、身体健康情况等等,如果这些个人资讯被它人掌握,那就可能成为大量医疗相关的垃圾广告推销目标。

PM 19:30

上了一整天的班回家,利用物联网技术打造的自动化家居相当的方便,当一打开门,家中的照明、空调就会自动开启,甚至也可远端控制家中的烹饪家电,在回家前设定预定到家时间,回到家就有热腾腾的食物;不过一旦系统被入侵,窃贼可知晓住户的生活习惯,选择他们不在的时间入侵,或是从远端控制警报系统并使其失效。

以上的情境并非危言耸听,而是在人类拥抱技术的同时,但又缺乏完整防护的情况之下真正可能发生的情况,不过 Arm 早就考虑到这些可能的情况,准备了一系列与安全相关的技术,有些早已在旗下产品中开始导入,亦有些因应新趋势的技术。

针对 Cortex-A 的 TrustZone

Arm 的 TrustZone 技术行之有年,自 Arm v6 架构就开始导入,是一项基于硬体架构的安全防护机制,在 Cortex-A 的晶片中加入独立的安全核心,此独立的安全核心透过虚拟化技术切割一般资料与高度隐私资料,作为重要资料的专属存取空间,例如现在智慧手机中的各项安全认证资料,以及电子支付用的个人安全认证资讯等,就会存放在高度安全的虚拟核心中,且 TrustZone 的运作完全独立于应用处理器之外,即便侵入应用处理器系统层,也无法直接窃取存于 TrstZone 的资料。 TrustZone 不仅作为 Arm Cortex-A 架构的首选,其高度安全性以及可信赖,也获得 AMD 的青睐,并于旗下的处理器产品导入 TrustZone 安全技术。

针对 Cortex-R 的 Hypervisor

Cortex-R 即时处理器的特性与 Arm 另外两大类处理器相当不同,通常会用于管理极度需要低延迟的应用,过往常用于像是高精密度的马达管理如硬碟、机械手臂,而在车辆高度电子化的同时,则用于电子煞车、车辆的转速与时速表资讯监控,或是新一代电动车的马达驱动控制、油电混合车的系统管控等。在这些架构中,除了被攻击以外,还有系统失效的问题,故针对汽车电子、医疗需求所推出的 Cortex-R52 高性能处理器架构导入 Hypervisor 的虚拟机器监视器技术,借由精确可靠的软体区隔,监控程式执行以及资源分派,提供油硬体强制将软体程式分隔,确保与安全相关的程式码能完全独立。

针对 Cortex-M 的 TrustZone

由于 Cortex-M 广泛的被应用在各类自动化与物联网,在未来各类物联网装置将具备更多重要资讯的同时,也须为 Cortex-M 架构的提供更多的安全防护; Arm 在新一代的 Cortex-M23 与 Cortex-M33 开始导入针对 Cortex-M 的 TrustZone ,通称为 TrustZone M ,与针对 Cortex-A 的 TrustZone 在理念上都是透过独立的虚拟化安全核心区块存放高度隐私资料,不过 TrustZone M 与 TrustZone 的差别则在于实现此安全核心方式, TrustZone 采用软体搭配硬体方式而非纯硬体架构,但同样可为守护使用者的个人资料带来同等的安全防护。

针对利用物理性攻击的 Crypto cell 数据加密技术

就如同前述,当资料数据越来越有价值,除了软体层的攻击手段,过去被视为效率低、不具效益的物理入侵方式如透过电磁波干扰、加热等方式让晶片讯号产生异常、再由示波器分析讯号特性的攻击方式就有可能发生,Arm 也担忧当各类装置彼此相互连接之后,使先前的物理攻击担忧变成可能,将导入针对此种攻击方式的新技术,也就是透过数据加密的方式;利用 Arm 的 Crypto cell 技术,可支援对称是与非对称式的乱数产生器,将内部传输的重要资料再次进行加密,即便透过物理方式撷取到资料数据,也只会得到无法解密的乱码,作为抵御物理攻击的防御手段。

Arm 结合全面安全防护方案,让人类可享受便利的联网生活并高枕无忧

Arm 不仅是扮演驱动行动运算、云服务与物联网的技术推手,且在安全防护也未雨绸缪,就是为了让人类在享受科技带来的便利性之余,也能够高枕无忧。利用针对 Cortex-A 、 Cortex-R 与 Cortex-M 的 TruztZone 与 Hypervisor 软体层防护技术,以及针对物理方式入侵的 数据加密,保护个人与企业重要资讯不受骇客的威胁。

<还有更多ARM一图看懂系列,用图呈现更好懂>

一图看懂 Arm Cortex 智慧车

一图看懂 ARM DynamIQ运作原理


欢迎分享,转载请注明来源:内存溢出

原文地址: https://outofmemory.cn/dianzi/13343185.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-07-18
下一篇 2023-07-18

发表评论

登录后才能评论

评论列表(0条)

保存