联电与意法半导体携手开发65奈米CMOS影像感测器技术

联电与意法半导体携手开发65奈米CMOS影像感测器技术,第1张

  ***联电集团(UMC)宣布与意法半导体(STM)携手合作,开发利用背面照度的65奈米CMOS影像感测器技术。

  两家公司先前于联电新加坡Fab 12i厂顺利产出意法的前面照度式FSI制程,奠基于之前的成功经验, 此次合作将进一步扩大两家公司的伙伴关系。此次1.1um像素间距的BSI制程,将于联电新加坡Fab 12i厂展开研发,并将以开放式平台模式供客户采用,以协助客户迎接高解析度与高画质(千万像素以上)尖端智慧手机世代的来临。

  联电负责12寸晶圆厂营运的颜博文资深副总表示,很高兴与意法半导体携手研发此次的专案。此次协议贯彻了联电开放式平台的合作策略,以提供客户导向晶圆专工解决方案,来因应日益攀升的市场需求。而联电也期待借着增加此CIS BSI制程,在未来更进一步地强化全方位的技术组合。

  联电强调,该公司于CIS领域的优异实力,包含现有的8寸与12寸CIS制造解决方案。此次新开发的65奈米CIS技术,将具有BSI制程足以因应长期需求的优势,除了可用于现今应用产品之外,预期未来也可应用于车用电子与工业领域。而65奈米BSI制程系针对快速兴起的应用产品所推出,诸如智慧手机、平板电脑、高阶监视器、以及消费型数位相机 /数位单眼相机等,都将可在取得意法半导体的授权后采用。

  意法半导体负责影像、Bi-CMOS、ASIC及矽光子事业群的副总裁Eric Aussedat则表示,过去意法在影像技术上与联电合作的辉煌成绩,让公司对这次和联电携手研发次世代影像感测制程有极大的信心,而双方的合作也将让意法得以藉由尖端的BSI制程,支援所有公司将拓展的应用产品与市场。

 

欢迎分享,转载请注明来源:内存溢出

原文地址: https://outofmemory.cn/dianzi/2434817.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-02
下一篇 2022-08-02

发表评论

登录后才能评论

评论列表(0条)

保存