简化FPGA应用设计,ADI力推AD9250

简化FPGA应用设计,ADI力推AD9250,第1张

  通信基础设施、成像设备、工业仪器仪表、防务电子和其它多通道、需要大量数据的系统要求数据转换级提供越来越宽的分辨率和越来越高的采样率。并行接口的物理布局限制和串行 LVDS(低压差分信号)方法的比特率限制目前给设计人员带来了技术障碍。

  为解决这一需求,Analog Devices, Inc.,全球领先的高性能信号处理解决方案供应商和数据转换技术领导者,最近推出采用 JEDEC JESD204B 串行输出数据接口标准的双通道14位250 MSPS 模数转换器 AD9250。AD9250 ADC 是市场上首款完全达到 JESD204B Subclass 1确定性延迟要求的250 MSPS ADC,此功能通过一个串行接口支持多个数据转换通道精密同步。

  AD9250 ADC的串行接口方案通过单通道或双通道链路提供高达5 Gbps 的采样率。使用两个串行通道可支持250 MSPS全速双通道模数转换数据速率,单个通道则用于支持较低的采样率。

  Xilinx Inc.等高性能 FPGA 供应商,已在其最新一代产品中片内集成JESD204B SerDes(串行化器/解串器)端口。针对模拟信号链的这种端到端无缝连接方案可简化 PCB 布局,加快原型开发,使产品更快上市。

  Xilinx 无线业务部高级总监 Sunil Kar 表示:“Xilinx 全力支持 JEDEC JESD204B 标准,并且正在努力加快采用数据转换器串行化互连技术,目前所做的就是提供高质量、灵活、可扩展、可编程的 IP 来与 AD9250等高速数据转换器接口。Xilinx 目前提供的JEDEC JESD204B IP 支持 Subclass 0、1、2功能,线路速率最高可达10.3 GBPS,通道宽度范围为1倍到8倍。这些技术进步有利于促进系统模块化,降低成本和复杂度,增强新一代无线和有线网络的功能与容量。”

欢迎分享,转载请注明来源:内存溢出

原文地址: https://outofmemory.cn/dianzi/2497559.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存