如何使用ISE配置锁相环pll

如何使用ISE配置锁相环pll,第1张

锁相环路种反馈控制电路简称锁相环(PLL,Phase-Locked Loop)锁相环特点:利用外部输入参考信号控制环路内部振荡信号频率相位锁相环实现输信号频率输入信号频率自跟踪所锁相环通用于闭环跟踪电路锁相环工作程输信号频率与输入信号频率相等输电压与输入电压保持固定相位差值即输电压与输入电压相位锁住锁相环名称由锁相环通由鉴相器(PD,Phase Detector)、环路滤波器(LF,Loop Filter)压控振荡器(VCO,Voltage ControlledOscillator)三部组锁相环组原理框图图所示

锁相环鉴相器称相位比较器作用检测输入信号输信号相位差并检测相位差信号转换uD(t)电压信号输该信号经低通滤波器滤波形压控振荡器控制电压uC(t)振荡器输信号频率实施控制

在调用IP核的界面中可以例化PLL,在I/O那一栏里(这里以ALTERA)的为例。参数配置都在里面,相应分配的管脚也是特殊的,普通IO口是不行的。

我们用的是Altera,但实事求是地说,Xilinx的东西口碑更好。片子好,ISE也不错。

1、双击桌面XilinxISE10.1快捷方式打开ISE工程管理器(ProjectNavigator)。

2、打开ProjectNavigator后,选择FileNewProject,d出新建工程对话框,填写工程名字,工程存放发热位置。注意,不要填写含有中文的名字,以免发生错误。


欢迎分享,转载请注明来源:内存溢出

原文地址: https://outofmemory.cn/tougao/11252715.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-14
下一篇 2023-05-14

发表评论

登录后才能评论

评论列表(0条)

保存