Xilinx ip核生成后,怎样在ModelSim中仿真?

Xilinx ip核生成后,怎样在ModelSim中仿真?,第1张

1,ModelSim可以直接编译添加Xilinx的库,目前的ise中(在开始菜单xilinx工具下找吧)直接有使用ModelSim编译库的工具。完成库的编译之后,就是添加库到ModelSim的仿真环境中,修改modelsim安装目录下的modelsim.ini,这样就完成了库的添加,在仿真时,仅需要填加生成ip的.v文件。\x0d\x0a2,tb自己编写是最好,xilinx 有些ip是有部分的tb的,但是这些tb仅仅是帮助你了解ip的使用,不具有实用价值,比如mac ddr等\x0d\x0a\x0d\x0a这里附上我N年前编译仿真库的笔记,那个时候ModelSim和ise的版本都是很早的版本,不过原理还是一样的\x0d\x0a\x0d\x0a先得把modelsim.ini改为可写\x0d\x0a在命令行模式下运行:\x0d\x0a"compxlib -s mti_se -l all -f all -p D:\Modeltech_6.1c\win32"\x0d\x0a编译好的库放在:\x0d\x0aD:\Xilinx\10.1\ISE\vhdl\mti_se\x0d\x0aD:\Xilinx\10.1\ISE\verilog\mti_se\x0d\x0a编译好之后,modelsim.ini 增加下面内容\x0d\x0a \x0d\x0aUNISIMS_VER =d:\Xilinx\10.1\ISE\verilog\mti_se\unisims_ver\x0d\x0aUNIMACRO_VER = d:\Xilinx\10.1\ISE\verilog\mti_se\unimacro_ver\x0d\x0aUNI9000_VER =d:\Xilinx\10.1\ISE\verilog\mti_se\uni9000_ver\x0d\x0aSIMPRIMS_VER =d:\Xilinx\10.1\ISE\verilog\mti_se\simprims_ver\x0d\x0aXILINXCORELIB_VER =d:\Xilinx\10.1\ISE\verilog\mti_se\XilinxCoreLib_ver\x0d\x0aAIM_VER = d:\Xilinx\10.1\ISE\verilog\mti_se\abel_ver\aim_ver\x0d\x0aCPLD_VER =d:\Xilinx\10.1\ISE\verilog\mti_se\cpld_ver\x0d\x0aSECUREIP =d:\Xilinx\10.1\ISE\verilog\mti_se\secureip\x0d\x0aUNISIM = d:\Xilinx\10.1\ISE\vhdl\mti_se\unisim\x0d\x0aUNIMACRO =d:\Xilinx\10.1\ISE\vhdl\mti_se\unimacro\x0d\x0aSIMPRIM = d:\Xilinx\10.1\ISE\vhdl\mti_se\simprim\x0d\x0aXILINXCORELIB =d:\Xilinx\10.1\ISE\vhdl\mti_se\XilinxCoreLib\x0d\x0aAIM = d:\Xilinx\10.1\ISE\vhdl\mti_se\abel\aim\x0d\x0aPLS = d:\Xilinx\10.1\ISE\vhdl\mti_se\abel\pls\x0d\x0aCPLD = d:\Xilinx\10.1\ISE\vhdl\mti_se\cpld

1. 添加仿真模型/库,根据设计内调用的器件供应商所提供的模块而定,在Quartus II的安装目录./quartus/eda/sim_lib下。

2. 通常针对不同的目标器件xxxx选用不同的xxxx_atoms.v文件,比如使用cyclone系列器件,那就要使用cyclone_atoms.v。

3. 如果使用了altera的IP核(宏单元),还需要添加altera_mf.v文件。

4. 如果ALTERA的IP核中包括了用户原语,还需要加入220model.v文件。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/bake/11564657.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-17
下一篇 2023-05-17

发表评论

登录后才能评论

评论列表(0条)

保存