ad添加pwr与gnd层

ad添加pwr与gnd层,第1张

ad添加pwr与gnd层布局中应参考原理框图,根据单板的主信号流向规律安排主要元器件。布局应尽量满足以下要求:总的连线尽可能短,关键信号线最短;去耦电容的布局要尽量靠近IC的电源管脚,并使之与电源和地之间形成的回路最短 ;减少信号跑的冤枉路,防止在路上出意外。C8到C11都是在VCC与GND之间的去耦电容,在原理图中并没有办法体现出它们的位置要求。但是PCB中们应当布局在芯片电源的输入引脚附件,例如31与32脚附近应有电容,18与19脚附近也应有电容。

在 PCB 设计完成后,为了加强抗干扰性,我们会经常进行一些铺铜 *** 作,并且有时要求设定铺铜区域的安全间距与PCB 布线的安全间距不一样,

我们可以通过以下两种方式来实现:

一. 通过铺铜管理器来实现

我们通过菜单上的快捷键来进行铺铜 *** 作,可以选择实心铺铜或网格铺铜的模式,然后在 Net options下的 Connect to Net 选择连接到合适的网络,一般连接到 GND 网络,同时一般可以选中下面的移除死铜菜单.然后在合适的区域内进行铺铜的 *** 作.

铺好铜后,可以通过 Tools—Polygon Pours—Polygon Manager 来进行一些相应的铺铜 *** 作的处理.

在d出来的菜单中,我们选择点击 Creat Clearance Rule,然后在d出来的菜单中的 Mini Clearance 后面选择写上合适的安全间距,再点点 OK 就行了.

因为修改了安全间距,系统会自动的提示更新铺铜,点击 YES.

我们可以看到,经过修改铺铜区域的安全间距重新铺铜的效果.

二,通过规则设定铺铜区域的安全间距

在 PCB 界面下,通过 D+R 快捷键,在d出来的菜单中点击左边的 Design Rules—Electrical—Clearance 右键,新增一个新的规则,然后在右边的 Advanced 菜单上点击一下,然后在再d出来的菜单中的下拉框中选择Object Kinds is,在右边选择 Poly,再点击 OK.

在d出来的菜单中有 Ispolygon 字样,请将此单词修改为 Inpolygon,然后再下面的安全间距下写上你需要的数字,点击 OK 就行了.

有时我们在铺完铜之后还需要去删除一些碎铜,现在可以很方便的实现,点击 Place—Polygon Pour Cutout。

然后选择好你要删除的铺铜。

系统会提示你进行重新铺铜,点击 YES 。

重新铺铜后可以看到有一块铜皮被挖掉了,如下图所示.

好啦,今天的知识就分享到这里,凡亿教育将持续为你带来更多精彩的PCB设计专业知识。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/bake/11871205.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-19
下一篇 2023-05-19

发表评论

登录后才能评论

评论列表(0条)

保存