高低电平是数字电路里的逻辑关系,因为电脑只能识别0,1两个逻辑状态。
举个简单例子,我们规定分闸为0,合闸为1,假如485通讯,它的传输电平是-12到+12,那么如果取-12到0为低电平,0到+12为高电平,装置收到-6V的信号,它转给电脑就是0,那么判断为开关是分闸状态。
在遥测信号时通常用四位逻辑值来表示,一般还会根据CTPT的变比来乘上一个系数。
高电平和低电平的定义针对不同芯片,不同信号类型来说都不一样。
当前数字芯片(如X86 CPU、华为的鲲鹏920等)中GPIO常用的LVCMOS,有不同的电平标准。
1.8V LVCMOS和3.3V LVCMOS在高低电平的定义上也存在差别,同时输入信号和输出信号定义的高低电平标准也不一样,例如3.3V LVCMOS标准,输出高电平定义为Voh>=3.2V,而Vol<=0.1V,输入高电平定义为Vih>=2.0V,而Vil<=0.7V。
当然这些高低电平标准在不同的芯片实现上也会略微有些差别,使用时需要关注。
对于LVCMOS、LVTTL等这类单端的数字信号,高低电平的定义其实都是一个相对值,高于某个阈值就是高电平,低于某个阈值就是低电平。
对于CML、LVDS等差分信号,存在着共模电压和差模电压的说法,对于高低电平的定义与上面单端信号的定义不一样,需要特别关注。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)